Upload
robin-nawas
View
77
Download
0
Embed Size (px)
Citation preview
Langkah percobaan dan pertanyaan 1. Ambilah 7 segment kommon anoda dan tentukanlah kaki-kaki kommor a, b,c,d,e,f,g dengan memberi tegangan sbb: + +5
330
Ke kiri kommon Untuk menentukan kaki-kaki lainnya
Ground
Isilah gambar kaki-kaki di bawah ini sesuai dengan hasil pengukuran dimana a,b,c,d,e,f,g serta dot (.) nya. b a f g
c common
de
Ambillah 7 segmen kommon katoda dan lakukan langkah 1 dengan menggunakan rangkai berikut:
+5 330
Untuk menentukan kaki-kaki lainnya Ke kaki kommon
Ground
a b
f g e d common
Rangkaian gambar di bawah ini:
MSB D C B A LSB
a b c d e f g
INPUT
OUTPUT
Berilah input sesuai dengan tabel pada halaman berikut dan catat hasilnya D C B A a b c d f g 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1
Lengkapilah tabel pada halaman berikut untuk rangkaian di atas D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Output 7 segments
7. Susun rangkaian seperti di bawah ini. VCC
LSB A B C D
f g a b c d e
a f
a b
Lengkapilah tabel pada halaman berikut untuk rangkaian di atas.
D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1
C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1
B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1
A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1
Output 7 segements
9. Jelaskan fungsi/ kegunaan IC 7447 atau 7448. sebagai decoder yakni untuk menterjemahkan data menjadi suatu data lagi yang lebih dimengerti manusia. 10. Apa yang terjadi bila IC 7447 dirangkai dengan 7 segemen kommon katoda? Jelaskan jawabanmu! 11. Gambarkan rangkaian logika untuk segmen sesederhana mungkin.
VII. Langkah dan pertanyaan 1. Gambar rangkaian 1 2 3 4 5 6 7 8 9
7400
7420 7420 7430
1 1 0 0 0 0 0 0 0 0
2 0 1 0 0 0 0 0 0 0
3 0 0 1 0 0 0 0 0 0
4 0 0 0 1 0 0 0 0 0
input 5 0 0 0 0 1 0 0 0 0
6 0 0 0 0 0 1 0 0 0
7 0 0 0 0 0 0 1 0 0
8 0 0 0 0 0 0 0 1 0
9 0 0 0 0 0 0 0 0 1
output des X3 X2 X1 1 0 0 0 2 0 0 1 3 0 0 1 4 0 1 0 5 0 1 0 6 0 1 1 7 0 1 1 8 1 0 0 9 1 0 0
X0 1 0 1 0 1 0 1 0 1
a. Rangkaian (gambar 1) merupakan rangkaian konversi dari desimal ke biner BCD yang dikenal dengan rangkaian encoder. b. Rangkaian (gambar 1) sebelum diberikan gate tambahan adalah rangkaian yang inputnya aktif rendah dan outputnya aktif tinggi. Ingat NAND gate, outputnya hanya berlogik L apabila salah satu atau semua input berlogik O, dan apabila semua inputnya berlogik I maka output berlogik O. (11) (12) (13) (1) (2) (3) (4) (5) (10)
NC
Vcc
1 1 0 0 0 0 0 0 0 0
2 0 1 0 0 0 0 0 0 0
3 0 0 1 0 0 0 0 0 0
4 0 0 0 1 0 0 0 0 0
input 5 0 0 0 0 1 0 0 0 0
6 0 0 0 0 0 1 0 0 0
7 0 0 0 0 0 0 1 0 0
8 0 0 0 0 0 0 0 1 0
9 0 0 0 0 0 0 0 0 1
output des X3 X2 X1 1 1 0 0 2 1 1 0 3 1 1 0 4 1 0 1 5 1 0 1 6 1 0 0 7 1 0 0 8 0 1 1 9 0 1 1
X0 0 1 0 1 0 1 0 1 0
a. Rangkaian di atas (gambar 3) merupakan rangkaian enkoder yang inputnya aktif rendah. Jelaskan apa alasannya menambahkan inverter pada masing-masing input 1 sampai dengan 9. Agar inputnya aktif high! b. Untuk output aktif rendah.
S3 S2 S1 Paralel binary adder 4 bit A3 A2 A1 A0 B3 2B2 B1 B0
S0
A3 A2
A1 A0
B3
B2
B1
B0
VIII. Langkah percobaan dan pertanyaan 1. Susun rangkaian seperti berikut:
A B
carry
Sum 2. Isilah hasil sum dan carry Input A 0 0 1 1 B 0 1 0 1 Output S Co 0 0 1 0 1 0 0 1 Persamaan logika S=A+B Co = A.B Rangkaian tersebut adalah rangkaian penjumlah Half Adder.
3. Buatlah rangkaian di atas dengan menggunakan Exor gate dan AND gate. Kemudian cobalah. Tentukan mana output sum dan carry-nya. A B S
C 4. Apa yang dapat disimpulakan dari percobaan di atas rangkaian penjumlah gambar (1) dapat disederhanakan menjadi rangkaian pada gambar (2). 5. Bila diberikan persamaan logika
D = A B + AB B = A.BBuatlah rangkaiannya dengan menggunakan 1 EXOR gate, 1 NOT gate dan 1 AND gate! A B D
B Cek hasil rangkaian dengan mengisi tabel di bawah ini input A 0 0 1 1 B 0 1 0 1 output D B 0 0 1 1 1 0 0 0
6. Rangkaian arti hasil output diff dan borrow dari percobaan di atas sebagai rangkaian apakah itu? Rangkaian di atas adalah rangkaian pengurang 7. Buatlah rangkaian di bawah ini!
A
B
sum
carry/borrow control add/ sub 8. isilah tabel di bawah ini sesuai dengan hasil percobaan input A 0 1 0 1 0 1 0 1 B 0 0 1 1 0 0 1 1 control ADD/SUB 0 0 0 0 1 1 1 1 0 0 output SUM C/B 0 0 1 0 1 0 0 1 0 0 1 0 1 1
9. Terangkan apa yang terjadi bila control add/ subtracter = 0 ! berfungsi rangkaian apa ? bagaimana bila control add/ sub = 1! 10. Apakah yang dapat disimpulkan dari percobaan di atas? 11. Susunlah rangkaian seperti di bawah ini dengan menggunakan IC TTL
S1 A1 8 Vcc 14 4 5
S2 B1 12 6
S3 C0 3 GND
L1
L2
L3
12. Isilah tabel di samping ini sesuai dengan hasil percobaan Input B 0 0 1 1 0 0 1 1 Output A 0 1 0 1 0 1 0 1 Cn+1
Cn 0 0 0 0 1 1 1 1
13. Tentukan bagian output mana yang merupakan sum dan inverse carry serta apa kegunaan dari input Cn, terangkan jawabanmu ! 14. Susunlah gambar rangkaian di bawah ini dengan IC TTL 7483 S4 s3 s2 s1 10 5VA1 Vcc
8A2
3A3
1A4 C4 1 2 3 4
14 9 6 2 15 16
GNDC0 B1 B2 B3 B4
13
11 7
4
S11 S9 S8 S7 S6 15. Isilah tabel sesuai dengan percobaan di atas. Input S6 0 0 0 0 0 output L1 L2
S1 0 0 0 0 0
S2 0 0 0 0 1
S3 0 0 1 1 0
S4 0 0 0 0 1
S7 0 0 0 0 0
S8 0 0 0 0 1
S9 0 0 1 1 1
S 0 1 0 1 0
L3
L4
L6
0 1 1 1 1 1 1
1 0 0 1 1 1 1
0 1 1 0 0 1 1
1 0 0 0 0 1 1
0 0 0 1 1 1 1
0 1 1 0 0 1 1
1 0 0 1 1 1 1
1 1 1 1 1 1 1
1 0 1 0 1 0 1
16. Terangkan secara singkat terjadinya proses penjumlahanj di atas. Dan apa fungsi kaki 13 (S11) serta kaki 14 (L6). 17. Susunlah rangkaian di bawah ini
Catatan: Semua kaki IC no. 7 ground dan no. 14 ., 5V DC 18. Setelah input pada ABCD S4 S10 S11 S12 = 0110. kemudian rubah posisi S1 (sebagai mode control) pada logika 1 dan beri sebuah pulsa pada clock L- shift dengan cara merubah posisi s2 dari 1 ke 0 ke 1 lagi. Ubah kembali S1 logika 0 dan beri preset pada IC 7474 dengan merubah S3 dari 1 ke 0 ke 1 lagi.
19. QA1 Qb1 QC1 QD1 = QA2 Qb2 QC2 QD1 = QA2 Qb2 QC2 QD2 = 20. Berilah input clock pulsa demi pulsa (gunakan debounce switch toggle aktif low) pada clock l-shift dan catatlah hasilnya pada tabel di bawah ini. QA1 Sebelum pulsa clock 1 (langkah 19) Setelah pulsa clock 2 Setelah pulsa clock 3 Setelah pulsa clock 4 21. Terangkan tabel di atas. Terangkan mengapa hasil akhir dari QA1 QB1 QC1 QD1 demikian? 22. Sebagai rangkaian apakah rangkaian di atas ? QB1 QC1 QD1 QA2 QB2 QC2 QD2 Cn