Click here to load reader

Sanyo+2114+EC5B +Manual+Servicio+ +Ajustes

  • View
    412

  • Download
    18

Embed Size (px)

Text of Sanyo+2114+EC5B +Manual+Servicio+ +Ajustes

  • Manual de Servicio

    CHASIS 2114Serie EB5-C

    Descripcin del Chasis

    Televisin Color 4:3

    Fecha de edicin: 16-01-2002, Versin 1 Referencia: MS CHASIS2114

    SANYO Espaa, S.A.Dpto. Informacin TcnicaCasal de Sta. Coloma, 6Poligono Industrial Santiga08210 Barber del VallesBarcelona

    www.sanyo.es

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    2/48

    ndice1. ANTES DE EMPEZAR..................................................................................................................................4

    1.1. ADVERTENCIAS. .........................................................................................................................................41.2. PRECAUCIONES RESPECTO LA RADIACIN DE RAYOS-X. ............................................................................41.3. RECOMENDACIONES MEDIOAMBIENTALES. ................................................................................................41.4. NORMATIVAS DE SEGURIDAD Y EMC (COMPATIBILIDAD ELECTROMAGNTICA). ......................................4

    2. TABLA DE CARACTERSTICAS DEL CHASIS 2114 EB5-C. ...............................................................5

    3. DIAGRAMA DE BLOQUES.........................................................................................................................63.1. CIRCUITOS INTEGRADOS ............................................................................................................................7

    3.1.1. PCB General. .....................................................................................................................................7

    4. DESCRIPCIN DETALLADA POR BLOQUES. ......................................................................................84.1. FUENTE DE ALIMENTACIN. .......................................................................................................................8

    4.1.1. Fuente conmutada..............................................................................................................................84.1.2. Regulacin de tensin con el TV en STANDBY. ................................................................................94.1.3. Postregulacin de las salidas y control STANDBY / ON...............................................................94.1.4. Deteccin de desconexin de red. ......................................................................................................9

    4.2. MICROPROCESADOR Y TELETEXTO. .........................................................................................................104.2.1. Descripcin de ports ........................................................................................................................104.2.2. Alimentaciones .................................................................................................................................104.2.3. Modos de trabajo .............................................................................................................................104.2.4. Oscilador..........................................................................................................................................114.2.5. Reset .................................................................................................................................................114.2.6. Bus I2C y perifricos conectados al mismo ......................................................................................114.2.7. Salidas de RGB, generador de caracteres .......................................................................................114.2.8. Teletexto ...........................................................................................................................................114.2.9. Recepcin de rdenes del usuario....................................................................................................124.2.10. Seales de control del led.............................................................................................................124.2.11. Seales de control de la sintona ..................................................................................................124.2.12. Seales CTL1 y CTL2....................................................................................................................124.2.13. Seal -PD&FAIL ..........................................................................................................................124.2.14. Seales SCA y SCB .......................................................................................................................124.2.15. Seal KEY.....................................................................................................................................124.2.16. Seal LP........................................................................................................................................124.2.17. Seal SOUND_EN........................................................................................................................124.2.18. Seal HP_SW................................................................................................................................124.2.19. Seal FRONT_SW ........................................................................................................................124.2.20. Seal PBL .....................................................................................................................................134.2.21. Seal ON.......................................................................................................................................134.2.22. Seal Rotation. .............................................................................................................................134.2.23. Seal IR ........................................................................................................................................134.2.24. Seal SUP_FAIL ........................................................................................................................134.2.25. Seal DEGAUSS...........................................................................................................................134.2.26. Seal 16_9 ....................................................................................................................................134.2.27. Diagrama de bloques del microprocesador .................................................................................13

    4.3. DEFLEXIN HORIZONTAL..........................................................................................................................134.3.1. Etapa driver. ....................................................................................................................................134.3.2. Etapa de lneas.................................................................................................................................144.3.3. Transformador de alta tensin. ........................................................................................................144.3.4. Etapa de E/W....................................................................................................................................154.3.5. Generacin de seal H_FLY. ...........................................................................................................154.3.6. Circuito anti-"guizza". .....................................................................................................................154.3.7. Protecciones.....................................................................................................................................154.3.8. Nuevos ajustes de deflexin..............................................................................................................16

    4.4. LIMITADOR DE CORRIENTE DE HAZ Y COMPENSACIONES DE GEOMETRA..................................................164.4.1. Generacin de las seales BCI y HVI ..............................................................................................164.4.2. Compensaciones de geometra.........................................................................................................174.4.3. Descripcin del ACL. .......................................................................................................................174.4.4. Descripcin del PBL. .......................................................................................................................17

    4.5. DEFLEXIN VERTICAL ..............................................................................................................................184.5.1. Alimentaciones de la deflexin vertical............................................................................................184.5.2. Proteccin de la deflexin vertical...................................................................................................18

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    3/48

    4.6. SINTONIZADOR Y CIRCUITO DE SINTONA.................................................................................................. 184.7. PROCESADO DE LA SEAL DE VDEO......................................................................................................... 19

    4.7.1. Procesador de vdeo ........................................................................................................................ 194.7.2. Pack I3.............................................................................................................................................. 224.7.3. Diagrama de bloques del procesador de vdeo................................................................................ 234.7.4. Comb-Filter...................................................................................................................................... 234.7.5. Diagramas de conmutaciones de vdeo ........................................................................................... 244.7.6. Conexin de perifricos al televisor ................................................................................................ 25

    4.8. AMPLIFICADOR DE RGB .......................................................................................................................... 264.8.1. Conector de zcalo .......................................................................................................................... 26

    4.9. PROCESADO DE LA SEAL DE AUDIO ........................................................................................................ 264.9.1. Procesador de audio ........................................................................................................................ 264.9.2. F.I. Sonido FM y NICAM................................................................................................................. 274.9.3. Sonido AM........................................................................................................................................ 274.9.4. BBE .................................................................................................................................................. 284.9.5. Amplificador de altavoces................................................................................................................ 284.9.6. Amplificador de auriculares ............................................................................................................ 28

    5. CONFIGURACIN Y AJUSTES............................................................................................................... 295.1. MEN DE SERVICIO .................................................................................................................................. 29

    5.1.1. Navegacin por el men de servicio ................................................................................................ 295.1.2. Tabla de valores del men de servicio............................................................................................. 30

    5.2. SIGNIFICADO DE LOS AJUSTES DE GEOMETRA. ......................................................................................... 335.3. AJUSTES................................................................................................................................................... 34

    6. ACTUACIONES Y MODOS ESPECIALES. ............................................................................................ 356.1. ADAPTACIN SECAM B/G - L .................................................................................................................. 356.2. ACTIVACIN DE LA AUTOSINTONIZACIN INICIAL..................................................................................... 356.3. PROCEDIMIENTO DE SUSTITUCIN DE LA MEMORIA NO VOLTIL .............................................................. 356.4. DESCRIPCIN DEL MODO FACTORY ...................................................................................................... 356.5. DESCRIPCIN DE LOS MODOS HOTEL Y RENTAL................................................................................ 35

    7. LOCALIZACIN DE AVERAS. .............................................................................................................. 367.1. INTRODUCCIN. ....................................................................................................................................... 367.2. TABLA DE INDICACIN DE ERRORES. ........................................................................................................ 367.3. PROCESO DE ARRANQUE .......................................................................................................................... 377.4. PROCESO DE DETECCIN DEL MOTIVO DE LA ACTIVACIN DE LA SEAL -PD&FAIL................................ 377.5. INHIBICIN DE LAS PROTECCIONES........................................................................................................... 377.6. OSCILOGRAMAS DE ARRANQUE DE LA FUENTE DE ALIMENTACIN. .......................................................... 387.7. OSCILOGRAMAS DE ARRANQUE DE DEFLEXIN ........................................................................................ 397.8. DIAGRAMAS DE LOCALIZACIN DE AVERAS............................................................................................. 40

    8. GLOSARIO DE TRMINOS. .................................................................................................................... 46

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    4/48

    1. ANTES DE EMPEZAR.Para una correcta interpretacin de este manual de servicio se requiere que la lectura del mismo se realice juntocon el esquema del modelo bajo estudio.

    1.1. Advertencias.Tener en cuenta que el primario de la fuente de alimentacin est a potencial de red. Alimentar el televisor conun transformador de aislamiento de la potencia adecuada en caso de conectar algn instrumento que no sea depotencial flotante al primario de la fuente de alimentacin.

    Tener en cuenta tambin que el refrigerador de deflexin est conectado a la alimentacin negativa delamplificador de vertical (B4-V).

    1.2. Precauciones respecto la radiacin de Rayos-X.En los televisores, el tubo de imagen (TRC) es una fuente potencial de radiacin de Rayos-X. Su diseo yconstruccin estn concebidos para limitar esta radiacin de acuerdo con la normativa vigente, siempre que serespeten las condiciones de polarizacin especificadas.

    Al efectuar cualquier reparacin, cuidar especialmente que la Muy Alta Tensin (MAT) y Corriente de Hazqueden dentro de los lmites especificados en la Tabla de Caractersticas.

    En las reparaciones de la deflexin horizontal, comprobar cuidadosamente que se montan los componentesasociados al tubo utilizado, y que la tensin de alimentacin de la deflexin horizontal queda ajustada a loespecificado en la tabla de ajustes.

    1.3. Recomendaciones medioambientales.PILAS GASTADAS: Las pilas incluidas con el mando a distancia de estos modelos no contiene el metal pesadomercurio. A pesar de ello, SANYO recomienda NO desechar las pilas descargadas con la basura domstica.Infrmese en su administracin local para el desecho de pilas descargadas.

    INSTRUCCIONES SOBRE EL FIN DE CICLO DE VIDA: Estos televisores SANYO han sido diseados conmateriales aptos para ser reciclados y reutilizados. Al final de su ciclo de vida, compaas especializadas podrndesmontar el televisor para recuperar los materiales reutilizables y reducir al mnimo la cantidad de materiales adesechar. Infrmese en su administracin local en caso de tener que deshacerse del televisor. Aydenos aconservar el medio ambiente.

    1.4. Normativas de seguridad y EMC (Compatibilidad Electromagntica).Cumple con los requerimientos de seguridad establecidos en la norma: EN 60065:1998.

    Cumple los requerimientos de EMC establecidos en las normas:

    EN 55013:1990/A12:1993 / A13:1996 / A14: 1999

    EN 55020:1994/A11:1996 / A13: 1999 / A14: 1999

    EN 61000-3-2:1995 +A1:1998 +A2:1998 / A14:2000

    EN 61000-3-3:1995

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    5/48

    2. TABLA DE CARACTERSTICAS DEL CHASIS 2114 EB5-C.

    Tubos de rayoscatdicos y lmites defuncionamiento

    21 True Flat A51ERF135X70: MAT mximo: 28,5Kv, I.Haz mxima: 1,2mA.

    21 Super Flat A51EAL155X10: MAT mximo: 27,5Kv, I.Haz mxima: 1,2mA.

    25 Super Flat A59EAK071X11: MAT mximo: 29,5Kv, I.Haz mxima: 1,4mA.

    28 Super Flat A66EAK075X11/A66EAK071X11: MAT mximo: 29,5Kv, I.Haz mxima:1,4mA.

    25 Super Flat A59EHJ43X38/A59EHJ13X38: MAT mximo: 29,5Kv, I.Haz mxima: 1,4mA.

    28 Super Flat A66EHJ43X38/A66EHJ13X38: MAT mximo: 29,5Kv, I.Haz mxima: 1,4mA.

    29 True Flat A68EJZ011X101: No disponible en la fecha de edicin.

    Sistema de sintona

    Sntesis de tensin, 100 programas con memoria no voltil, AFT, Sintona Fina (10 primerosprogramas), bsqueda automtica, semiautomtica y manual.

    Banda I: canales 2-4 (VHF)=E2-E4

    Canales de cable: S1-S20

    Canales Hiperbanda: S21-S41

    Banda III: canales 5-12 (VHF)=E5-E12

    Banda IV-V: canales 21-69 (UHF)=E21-E69

    Sistema de recepcinB/G, D/K, I, L (todos los modelos)

    B/G, D/K, I, L, L (modelos que van a Francia)

    Sistema de color PAL, SECAM, NTSC 3.58, NTSC 4.43, N.A.P. (NTSC Amusement by PAL) en todos losmodelos

    Potencia en altavoces

    (10% de distorsin, 2 x8 ohms de carga)

    Modelo CE21FFV1: 2 x 6,5W rms

    Modelos CE21FA4, CE28FV4: 2 x 5,9W rms

    Modelos CE25FA4, CE25FV4, CE25GN3, CE28FA4, CE28FV4, CE28GN3: 2 x 8,9W rms

    Antena Toma antena exterior 75 s. IEC

    Jack auricular Jack stereo 3,5mm.

    Funciones de tiempoEncendido y apagado del TVC programable en tiempo real.

    Funcin de reloj y alarma.

    Conectores AV

    Euroconector A: Entradas de RGB, conmutacin lenta (3 niveles), vdeo compuesto y audioestreo. Salidas de Vdeo compuesto y Audio (modo dependiente de la transmisinrecibida).

    Euroconector B: Entradas de RGB, conmutacin lenta (3 niveles), Vdeo compuesto, S-Video y audio streo. Salidas de vdeo compuesto y audio (modo dependiente de latransmisin recibida).

    Audio / Vdeo Frontal: 3 RCAs, entrada de vdeo compuesto y audio streo.

    Tensin de red 220 - 240 Vac 50Hz

    Consumo enfuncionamientosegn IEC 107-1

    Modelo CE21FFV1: 49 W

    Modelos CE21FA4, CE21FV4: 48 W

    Modelos CE25FA4, CE25FV4, CE25GN3: 61 W

    Modelos CE28FA4, CE28FV4, CE28GN3: 66 W

    Consumo en Stand-by 1,5W

    Teletexto Nivel 1.5 FLOF y LIST. Memoria de 10 pgina de Teletexto.

    Modos especiales Disponibles Modo Hotel y Hotel Rental

    Variantes de circuitosExisten una serie de variantes de circuitos que permiten generar toda la gama de televisinbasada en el chasis EB5-C:

    Variante I3, Variante BBE, Variante Comb-Filter, Variante A/V Frontal, Variante L

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    6/48

    3. DIAGRAMA DE BLOQUES.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    7/48

    3.1. Circuitos Integrados3.1.1. PCB General.IC100 (SAA5563PS) Microprocesador de 8 bits, con memoria ROM incorporada, en el cual se encuentra elprograma de control del TV. Incorpora tambin el bloque de gestin del teletexto, con capacidad para almacenar

    hasta 10 pginas

    IC125 (SLA24C08-SR) Memoria no voltil EEPROM de 8Kbits de capacidad. Memoriza los datos referentes alos controles del TV, los datos de configuracin y ajustes de geometra y las sintonas de las estaciones

    emisoras.

    IC300 (TDA8946J) Amplificador de potencia de Audio.

    IC350 (KA2209B/TDA2822M) Amplificador de auriculares.

    IC400 (TDA8874/TDA8879) Circuito demodulador de F.I., procesador de vdeo y procesador de deflexin, paraseales multiestndar.

    IC701 (LA7846N) Amplificador de potencia de deflexin vertical.

    IC800 (MC44603ADW) Controlador de la fuente de alimentacin.

    IC801 (TCET1101G) Circuito optoacoplador de la fuente de alimentacin.

    IC850 (KA431LZTA) Regulador de la fuente de alimentacin.

    IC852 (LD1117V33C) Regulador de tensin de 3.3 V.

    IC853 (KA78R08TU) Regulador de tensin de 8 V.

    IC854 (KA78R05-STU) Regulador de tensin de 5 V.

    IC900 (LA 7221) Conmutador de las seales de Vdeo.

    IC1050 (TDA9181T ) Comb-filter.

    PCB Audio.

    IC1300 (TDA 9875AH) Procesador de audio.

    IC1380 (BA3880AFS) Funcin de efecto de sonido BBE.

    PCB Zcalo.

    IC500 (TDA6107Q N2) Amplificador RGB.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    8/48

    4. DESCRIPCIN DETALLADA POR BLOQUES.4.1. Fuente de alimentacin.Es una fuente conmutada de topologa "flyback" con control en modo corriente. Est basada en el MC44603(IC800) y un transistor MOS externo (Q800) como interruptor. Las salidas de la fuente son las siguientes:

    B1: Salida de principal, para la deflexin y MAT. Adems, de este punto se obtienen, a travs de un interruptor(Q862) que est abierto en STANDBY, los "+33V" voltios utilizados para la sintona TV.

    B2: Alimentacin del amplificador de audio. En STANDBY su consumo se reduce prcticamente a cero.

    B4+ y B4-: Alimentacines simtricas (en el orden de +/-15 volts) para el amplificador de vertical. En STANDBYse cortan con los transistores Q850 y Q852 respectivamente.

    B5: Es del orden de +10 voltios. De ella se obtienen, con IC853, los 8 voltios para la alimentacin delprocesador IC400. Se utiliza tambin para la polarizacin del circuito de regulacin (optoacoplador IC801) y paraalimentar el captador de infrarojos (RI100). En STANDBY IC853 queda cortado.

    B6: Es del orden de los 7 volts. De esta salida se toma la alimentacin para el microprocesador con el reguladorde 3,3 volts IC852 y los +5 volts para el sintonizador y el procesador de audio con IC854. ste tambin quedadesconectado en STANDBY.

    B8: Salida auxiliar en el primario para alimentar y proporcionar las seales de control necesarias para IC800.

    4.1.1. Fuente conmutada.4.1.1.1. Arranque del controlador IC800.La alimentacin para el arranque de IC800 proviene de la carga de C811 a travs de R805. Cuando la tensindel pin 1 supera los 14,5 voltios (tensin de arranque), el integrado inicia la oscilacin (pin 3). Una vez haarrancado, el incremento de consumo que tiene el integrado queda cubierto por la salida B8. La corriente quecircula a travs de R805 no es continua, ya que al estar tomada de uno de los polos de la red, hay conduccinslo a semiciclos, lo cual permite mantener reducida su disipacin.

    4.1.1.2. Funcionamiento normal ("on").4.1.1.2.1. Ciclo de trabajo.Cada ciclo empieza con la entrada en conduccin de Q800, el cual se corta cuando la corriente del primario haalcanzado un cierto nivel. A partir de este momento entran en conduccin los diodos de los secundarios de lafuente, hasta que la energa almacenada en el ncleo durante la conduccin del transistor ha pasado alsecundario, momento en que las tensiones de las salidas del "chopper" bajan a cero. Este paso por cero esdetectado por IC800 (pin 8 "DEMAG. DETEC"), el cual inicia un nuevo ciclo siempre que su oscilador (pin 10"CT") haya bajado a nivel bajo. En caso contrario espera a que lo haga.

    4.1.1.2.2. Regulacin.El controlador de la fuente realiza dos regulaciones. La primera controla la corriente de pico en el primario, paramantener el nivel de energa que se pasa al secundario en cada ciclo (modo corriente). Si slo se hiciera esto,las tensiones de las salidas variaran en funcin del consumo. Para evitarlo hay una regulacin en tensin quecontrola la referencia de la regulacin en corriente: si aumenta el consumo, tiende a bajar la tensin de lassalidas y el integrado sube la consigna del control de corriente para transferir ms potencia.

    La lectura de la corriente se realiza midiendo en el pin 7 la cada de tensin que produce la corriente al pasar atravs de las resistencias R820 y R821. Esta seal se aplica a un comparador que controla el tiempo deconduccin del transistor. La referencia del comparador proviene de la salida de la regulacin en tensin talcomo se explica ms adelante. Esta referencia est limitada internamente a 1 voltio. Por lo tanto, en caso desobreconsumo en las salidas, la mxima corriente posible en el primario es la que produce 1 voltio en el pin 7del integrado. A partir de ese punto, si hay un incremento del consumo, las tensiones de las salidas bajan,quedando la fuente protegida. Es importante remarcar que el buen funcionamiento del control de corrientedepende del estado de R820 y R821, las cuales pueden quedar alteradas en caso de avera del Q800.

    Por lo tanto, siempre que se sustituya por avera el transistor deben cambiarse tambin R820 y R821 porresistencias nuevas.

    La referencia de corriente para IC800 se obtiene en el pin 13 E_A_OUT. Este pin es la salida de unamplificador de ganancia unitaria formado por un amplificador diferencial interno ms las resistencias R803 yR806 y cuya entrada proviene del opto IC801.

    La regulacin en tensin se realiza en el secundario de la fuente con IC850, que compara la seal provinientedel partidor de B1 R855/R856-VR850 con una referencia interna de 2,5 voltios. La salida de IC850 controla eloptoacoplador, quedando cerrado as el bucle de regulacin.

    4.1.1.3. STANDBY.El MC44603P dispone de un modo de STANDBY. Consiste en que si los picos de corriente de primario nosuperan un cierto nivel (programable con R804), pasa a trabajar a una frecuencia fija del orden de 16 Khz (R813determina esa frecuencia). El valor de R804 se escoge en el diseo para que cuando el TV pase a STANDBY lohaga tambin IC800.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    9/48

    4.1.2. Regulacin de tensin con el TV en STANDBY.Cuando la carga en B1 (salida principal) se reduce (en stand-by de hecho se corta), la tensin del resto desalidas tiende a bajar. La red asociada a D866 determina la tensin mnima en B6 para evitar que elmicroprocesador quede sin alimentacin. Esta red empieza a trabajar cuando B6, que en ON est a unos 7volts llega a unos 5 volts. A partir de este punto, la regulacin de tensin queda ligada a B6, la B1 ya no semantiene y llega a subir hasta 20 volts respecto la tensin de ON. En el primario, el zener D804 realiza lamisma funcin para B8, para evitar que IC800 se pare durante los transitorios de arranque y en los pasos entreSTANDBY y ON.

    4.1.3. Postregulacin de las salidas y control STANDBY / ON.Se realiza mediante la siguiente cadena de seales y componentes tal como refleja el diagrama: seal ON delmicro ! Q862 (B1_S) ! Q850 (B4+S) ! IC853 (+8V) y Q852 (B4-S) ! (+5V)

    Q859B6

    Q855

    B1

    IC100MICRO

    T800CHOPPER

    D850

    D855

    IC853

    IC8523V3

    3V3_M

    "RESET"

    IC854

    Q850

    B4+

    RELE DEGAUSSING

    B4+SPositivo de vertical

    +5VSintonizador y audio

    "-SUP_FAIL"

    + "-PD" "-PDandFAIL"

    B5

    IC125NVM

    IIC_E

    B1_S

    "ON"

    "DEGAUS"

    Q852

    B4-

    B4-SNegativo de vertical

    D854

    D852

    D853

    Q862

    "-FAIL"

    R250 +33V

    +8V: IC400F.I., proc. vdeo y deflexin

    4.1.3.1. Proteccin de cruce en la salida de los reguladores.Los cruces en +5V y en las alimentaciones del vertical quedan controladas, gracias al encadenamientodescrito, con la vigilancia que el micro realiza sobre la seal -SUP_FAIL (de hecho los +5V): si detecta nivelbajo, desactiva la seal ON, cortando los reguladores. En ese caso, el micro da indicacin del problemamediante secuencias de cuatro parpadeos del LED (ERROR_4). Para los +8V se dispone del resto deprotecciones del televisor (por fallos en la deflexin) amn de las propias limitaciones del integrado.

    En cuanto a los interruptores de la alimentacin de vertical disponen de limitador de corriente a unos 2A (Q853 yQ854) para evitar el pico que se producira al cargar los desacoplos del amplificador (C701 y C704). El controlde +5V proviene de la deteccin de la saturacin del interruptor de B4-S (Q852) mediante el transistor Q857.

    4.1.4. Deteccin de desconexin de red.Al apagar el televisor, y mientras se est descargando C810 (el electroltico del primario), el microprocesadorrealiza dos funciones de apagado: activar el mute de altavoz para evitar pops indeseados y descargar el tubo.La descarga de C810 se detecta en el devanado B6 del secundario a partir de la tensin negativa de los pulsosde conmutacin de la fuente, ya que esa tensin es un reflejo segn la relacin de espiras del transformador de

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    10/48

    la tensin rectificada en el primario. El circuito utilizado para ello es el asociado a Q855 (deteccin del nivelnegativo, filtrado y comparacin con un nivel de disparo), que genera la seal -PD para el micro.

    4.2. Microprocesador y Teletexto.Las funciones principales del microprocesador (IC100) se pueden dividir en cuatro:

    Gestin de las rdenes que le llegan a travs de sus puertos de entrada.

    Actuacin sobre las diferentes partes del circuito a travs de sus puertos de salida.

    Gestin del teletexto.

    Interfaz con el usuario a travs del men de OSD y el led indicador.

    4.2.1. Descripcin de portsEn la tabla que sigue se muestran los ports, los nombres de las seales asociadas a los ports y una descripcinbsica de su funcionalidad.

    SEAL I/O TIPO Port / N pin DESCRIPCINV_SINT O PWM

    PPP2.0 / 1 DAC para tensin de sintona.

    LB O OD P2.1 / 2 Activacin de la banda baja del TunerMB O OD P2.2 / 3 Activacin de la banda media del TunerHB O OD P2.3 / 4 Activacin de la banda alta del TunerLP O PP P2.4 / 5 H: activa los circuitos del sistema LROTATION O PWM

    PPP2.5 / 6 Control de la rotacin de imagen

    HP_SW I P2.6 / 7 A nivel alto indica auricular insertado.FRONT_SW I P2.7 / 8 A nivel alto indica conector de cmara insertado.SCA I AD P3.0 / 9 Lectura analgica del pin 8 del Scart ASCB I AD P3.1 / 10 Lectura analgica del pin 8 del Scart BKEY I AD P3.2 / 11 Lectura analgica del tecladoPBL I AD P3.3 / 12 Lectura analgica de la tensin de PBLFRENO_CAG O PP P0.0 / 14 H: limita la ganancia del sintonizador.LED_G O

    IOD P0.1 / 15 O: Control del led verde.

    I: I2C Hold (coge el i2c), a nivel bajo detiene I2C y pasa a mquina de test).LED_R O

    OOD P0.2 / 16 O: Control del led rojo.

    O: Timer 40ms (til para mquina de test).O: En mquina de test indicacin i2cBusy (si alto) / i2cHold (si bajo).

    -SUP_FAIL I P0.3 / 17 Nivel bajo indica fallo en los reguladores de la fuente de alimentacin.-PD&FAIL I P0.4 / 18 Entrada de seal Power Down y Fail (fallo en deflexin horizontal).LED_I O OD P0.5 / 19 Control de la intensidad del led. I_led mxima: 8 mA.DEGAUSS O PP P0.6 / 20 H: activa el rel de degaussing.16_9 O PP P0.7 / 21 Seleccin corriente de haz mxima. A nivel alto (modo 16:9) reduce un 25%.ON O PP P3.4 / 30 A nivel alto activa los reguladores de la fuente de alimentacin.CTL1 O PP P1.0 / 45 Seleccin de fuente de videoCTL2 O

    IOD P1.1 / 46 O: Seleccin de video.

    I: Lectura de -FAIL (fallo en deflexin horizontal).IR I P1.2 / 47 Entrada de pulsos de infrarrojosSOUND_EN O PP P1.3 / 48 A nivel alto permite sonido en altavoces y auriculares.SCL O OD P1.6 / 49 Clock del Bus I2C de los perifricosSDA I/O OD P1.7 / 50 Dato del Bus I2C de los perifricosSCL_E O OD P1.4 / 51 Clock del Bus I2C de la NVMSDA_E I/O OD P1.5 / 52 Dato del Bus I2C de la NVM

    4.2.2. AlimentacionesEl microprocesador dispone de los siguientes pines de alimentacin:

    Pin 31: Alimentacin analgica (VDDA).

    Pin 39: Alimentacin del corazn de la CPU (VDDC).

    Pin 44: Alimentacin de perifricos internos(VDDP).

    4.2.3. Modos de trabajoExisten dos modos de trabajo:

    Idle: En este estado el microprocesador consume muy poco. Cuando el TV est en Stand_By, el micro pasa

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    11/48

    a este estado. Hay una serie de circuitos internos que quedan deshabilitados, quedando un mnimo enfuncionamiento para poder responder al mando a distancia o al teclado.

    Normal: Es el estado en el que trabaja el micro cuando el TV est en ON. Todos los circuitos funcionan.

    4.2.4. OsciladorEl oscilador est basado en un cristal de cuarzo de 12MHz (X100), que est conectado a los pines 41 y 42.

    El pin 40 es la masa del oscilador, y est conectada internamente en el microprocesador (no est conectado amasa por medio del circuito impreso).

    4.2.5. ResetLa seal de reset es activa por nivel alto. Dicha seal inicializa al microprocesador (siempre que la alimentacinest correcta y el oscilador de 12MHz haya arrancado). La seal de reset es generada mediante Q859 y superiferia. Cuando la tensin B6 es inferior a 4,9 Voltios, la seal de reset est activada.

    4.2.6. Bus I2C y perifricos conectados al mismoEl hardware del bus I2C lo forman las seales SDA0 y SCL0 (pines 50 y 49 del microprocesador (IC100) y lasseales SDA1 y SCL1 (pines 52 y 51). El microprocesador dispone de dos buses I2C.

    Los perifricos conectados al primer I2C (pines 50 y 49) son el procesador de vdeo (IC400) y el procesador deaudio (IC1300). Al segundo I2C (pines 52 y 51) se conecta exclusivamente la memoria no voltil (IC125).

    Gran parte de las funciones del televisor (funciones de audio y de vdeo) son gestionadas por bus I2C.

    4.2.7. Salidas de RGB, generador de caracteresEn el microprocesador hay integrado un generador de caracteres, cuyas salidas son: RGB (pines 34,33,32) yFast Blanking (pin 35). Dichas salidas de RGB son activadas cuando hay un OSD activado bien cuando sevisualiza el Teletexto.

    4.2.7.1. Sincronizacin del generador de caracteresLa sincronizacin del generador de caracteres se efecta por medio de las seales VSYNC (pin 37) y HSYNC(pin 36). La seal HSYNC es utilizada para sincronizar horizontalmente el generador de caracteres. Es tomadadirectamente desde el flyback de lnea y conformada para adaptarla a los niveles del microprocesador. Laposicin horizontal se puede ajustar mediante el men de servicio.

    La seal VSYNC es utilizada para sincronizar verticalmente el generador de caracteres. De la sealSANDCASTLE es extrada la informacin de borrado vertical (Q104, Q105 y su periferia hacen la extraccin), yla seal resultante es aplicada a VSYNC.

    Valores incorrectos en el filtro separador de VSYNC (R130, R131, C106) pueden dar lugar a que el Teletexto sevea con inestabilidad vertical.

    4.2.7.2. Excursin de las salidas de RGBLa amplitud de las salidas de RGB sigue inversamente al valor de ajuste de contraste de usuario. A menorcontraste de usuario mayor contraste de OSD o teletexto (mayor amplitud de las salidas RGB). Se intenta tenerun OSD al menos apreciable para valores bajos del ajuste de contraste de usuario.

    4.2.7.3. Half ToneHay un modo de presentacin del OSD que consiste en representar el fondo con una reduccin de contraste(Half Tone). Este modo de presentacin se controla mediante la seal HALFT del procesador de video (IC400pin 3) conectada a la seal CORB del microprocesador (IC100 pin 29) (seal especfica para producir esteefecto y que en nuestro caso se activa cuando se muestra el fondo de un OSD).

    El hacer que el fondo de los mensajes aparezcan con la reduccin de contraste o no es seleccionable mediantela opcin de men de usuario Fondo (dentro de Otros/Ajustes OSD).

    El Half Tone no acta cuando se muestra el men y s en el resto de mensajes de OSD.

    4.2.8. TeletextoEl microprocesador lleva integrada la circuitera que corresponde al Teletexto: Data slicer, descodificador,memoria (de 10 pginas) y generador de caracteres.

    Los pines del microprocesador que tienen relacin con el funcionamiento del Teletexto son:

    Entrada de vdeo (seal CVBS_TXT): pin 23.

    Filtro del sincronismo de entrada, (SYNC_FILTER): pin 25.

    Corriente de referencia para los circuitos analgicos: pin 26.

    4.2.8.1. DesentrelazadoCuando el TV est en modo TXT normal (el fondo es negro), la visualizacin es en modo no entrelazado.Cuando el TV est en modo TXT mix (el fondo es la imagen), la visualizacin es en modo entrelazado.

    La seleccin de modo entrelazado / no entrelazado la efecta el microprocesador mediante una orden dada porbus I2C. El procesador de vdeo (IC400) es el encargado de generar la seal de vertical apropiada para cadacaso.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    12/48

    4.2.9. Recepcin de rdenes del usuarioLa recepcin de rdenes del usuario se efecta de la forma convencional: Por teclado local y por mando adistancia. El microprocesador realiza la lectura del teclado local a travs de la seal analgica KEY. En cuanto almando a distancia, las rdenes son detectadas por el receptor de infrarrojos RI100 y descodificadas por elmicroprocesador.

    4.2.10. Seales de control del ledLas seales -LED_G, -LED_R y -LED_I son salidas activas por nivel bajo. Controlan el led bicolor rojo/verdeD100. -LED_G enciende el led verde, -LED_R enciende el led rojo y -LED_I controla la intensidad del led.

    4.2.11. Seales de control de la sintona Tensin de sintona (V_SINT). Obtenida de la integracin de la seal procedente del PWM de alta

    resolucin del microprocesador (TPWM (pin 1)).

    Seleccin de banda. Puertos 2.1 (-LB: banda baja (VL)); 2.2 (-MB: banda media (VH)) y 2.3 (-HB: banda alta(U)).

    Freno del CAG (-AGC_LS), puerto 0.0 (pin 14 del micro). Activa en la autosintona inicial y en la sintonaautomtica. Frena el AGC del tuner para descartar emisoras dbiles.

    4.2.12. Seales CTL1 y CTL2Estando el TV en ON son salidas que gobiernan el conmutador de vdeo IC900. Los estados posibles son:

    Seleccin

    TV SCART_A SCART_B A/V FRONTAL

    CTL1 H H L L

    CTL2 H L L H

    En caso de activarse la seal -PD&FAIL, CTL2 pasa a ser entrada. Como entrada es utilizada para discriminar sila seal PD&FAIL se ha producido por una bajada en la alimentacin tras secundarios y es posible que lafuente vaya a dejar de dar tensin (Power Down) o un fallo en la deflexin vertical (Fail). CTL2 indica -FAIL(un 0 indica fallo en la deflexin horizontal).

    4.2.13. Seal -PD&FAILVa a un port de entrada, y es activa por nivel bajo. La activan los circuitos de proteccin de fuente y deflexinhorizontal, as como el detector de bajada de alimentaciones. Indica que la fuente de tensin puede caer enbreve (PD: Power Down) o un fallo en la deflexin horizontal (FAIL).

    4.2.14. Seales SCA y SCBLas seales SCA y SCB van conectadas a dos ports de entrada del tipo conversor A/D. Son las lecturas de lospines 8 (conmutacin TV/AV) de los Scarts.

    Los niveles de los pines 8 son:

    De 0V a 3.25V ! Modo TV.

    De 3.25V a 8.25V ! Modo AV, formato 16/9.

    De 8.25V a 12V ! Modo AV, formato 4/3.

    4.2.15. Seal KEYValor de tensin que indica la tecla pulsada. La deteccin de la tecla se har mediante la utilizacin de uno delos ADCs del microprocesador.

    4.2.16. Seal LPPort de salida (activo por nivel alto) que selecciona el sistema L (utilizado nicamente en Francia).

    4.2.17. Seal SOUND_ENEs una salida activa por nivel alto, y permite sonido en altavoces y auriculares. Se desactiva al pasar aSTAND_BY y cuando estando en ON no hay sincronismo de vdeo. La deshabilitacin y habilitacin de cambiode programa o de la orden de usuario se realiza en el procesador de audio a travs del bus I2C.

    4.2.18. Seal HP_SWVa a un port de entrada que en caso de estar a nivel alto indica que hay un jack de auriculares alojado en labase. En este caso, aparece sonido y OSD de auriculares.

    4.2.19. Seal FRONT_SWVa a un port de entrada que en caso de estar a nivel alto indica que hay un RCA alojado en la entrada de vdeo

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    13/48

    frontal. En este caso, se habilita AV3 y se conmuta automticamente.

    4.2.20. Seal PBLEs una entrada tipo conversor A/D. La seal que se lee es una tensin continua que proviene del circuito delimitacin de pico de corriente de haz (Q670, Q671 y periferia).

    Si su nivel es 2,5V, no hay reduccin del registro de contraste del procesador de vdeo. En caso de ser menorde 2,5V, se procede a una reduccin del registro de contraste. Dicha reduccin es proporcional al valor ledo.

    4.2.21. Seal ONEs salida activa por nivel alto. Conecta o desconecta los secundarios de la fuente de alimentacin.

    4.2.22. Seal Rotation.Trabaja como PWM, consiguiendo el valor de rotacin de imagen seleccionado por el usuario (circuito derotacin opcional, segn modelos)

    4.2.23. Seal IREntrada de Seal de infrarrojos. Este pin provoca una interrupcin en el micro en cada flanco de bajada. Ladeteccin de la tecla pulsada en el mando a distancia se realiza midiendo los tiempos entre estasinterrupciones.

    4.2.24. Seal SUP_FAILActiva por nivel bajo, indica una cada de tensin tras los reguladores.

    4.2.25. Seal DEGAUSSActiva el rel de desmagnetizacin del tubo. Acta al arrancar el TV.

    4.2.26. Seal 16_9Seleccin de corriente de haz mxima. En nivel alto se reduce un 25%. Se activa cuando la imagen estrepresentada en formato 16:9.

    4.2.27. Diagrama de bloques del microprocesador

    4.3. Deflexin horizontal4.3.1. Etapa driver.Esta etapa se utiliza de interfaz entre IC400, que genera la oscilacin a frecuencia de lnea, y la base deltransistor de lneas Q650. Es necesaria ya que la salida de IC400 no puede atacar directamente la base deQ650. La seal cuadrada en el pin 40 (seal Hout) ataca la base de Q604 configurado como seguidor de emisor(no trabaja en corte / saturacin sino en activa). La salida de Q604 (emisor) ataca la base de Q600, a la cualestn conectados R605 y C603 y R602.

    C603 es un condensador de rapidez que carga y descarga la base de Q600 cuando el emisor de Q604conmuta. Con ello, se obtiene que la conmutacin de Q600 (que trabaja en corte / saturacin) no estinfluenciada por la temperatura ni por dispersiones de transistores.

    Q600 gobierna el primario de T600. En paralelo con el primario de T600 se encuentran C601, R601 y C602,piezas clave que tienen como funcin limitar el pico de tensin mximo de colector de Q600, as comoconformar la forma de la corriente de base de Q650.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    14/48

    El secundario de T600 ataca a la base de Q650 (transistor final de lneas). L600 es clave, y determina lapendiente de extraccin de corriente de base de Q650, estando su valor definido para minimizar las prdidas deconmutacin de Q650. R612 minimiza la influencia de dispersiones de B11 sobre la corriente de base de Q650.

    4.3.1.1. Alimentacin de la etapa driver.Un secundario de T650 da un flyback positivo que es rectificado por D663 y filtrado por C668 extrayndose latensin continua B10. De la tensin B10 es extrada la tensin B11, alimentacin de la etapa driver.

    R603 y R606 determinan la tensin B11, siendo sta alrededor de 70V para los modelos de 110 y de unos 50Vpara los de 90.

    4.3.1.2. Arranque de lnea.En el instante de arranque la etapa de lneas est parada, por lo que B10 est a 0V. Para posibilitar el arranque,es necesaria una alimentacin que ya est activa antes del arranque de lneas. En este chasis la alimentacinde arranque es la tensin de B1 a travs de R608.

    4.3.2. Etapa de lneas.La novedad respecto al chasis EB5-A es que la topologa de la deflexin es comn para tubos de 110 y 90.Hasta este chasis, en los modelos Sanyo de 90 no se usaba modulador de diodos ni etapa de E/W. El ajuste deancho se realizaba con una bobina ajustable manualmente.

    La configuracin clsica del modulador de diodos ha sido ligeramente modificada para conseguir el efecto demayor correccin en S a mayor corriente de deflexin (mayor anchura), y menor correccin en S a menorcorriente de deflexin (menor anchura). Con esta nueva configuracin se regula automticamente la correccinen S para cada anchura de la imagen. La nueva configuracin recibe el nombre de Linear Zoom. Aunqueesta configuracin es especialmente til para los tubos de formato 16:9, en los tubos con formato 4:3 seconsigue una mejor correccin en "S". La principal diferencia respecto a la configuracin clsica radica en laposicin del condensador de S auxiliar (C653 en este chasis).

    La corriente que circula por C653 es mayor cuando la anchura de la imagen es menor, y menor cuando laanchura de la imagen es mayor. La modulacin en S inversa de la corriente que circula por C653 es menorcuando la anchura de la imagen es menor, y mayor cuando la anchura de la imagen es mayor.

    La correccin en S presente en la corriente que circula por la deflectora la define principalmente el valor deC652. La corriente que circula por C652 (y por la deflectora) est influenciada por la corriente que circula porC653, siendo la contribucin de correccin en S la adecuada para cada anchura de la imagen.

    La alimentacin de lneas (tensin B1_F) proviene de la fuente de alimentacin. Su valor depende de cada tuboy es imprescindible ajustarla al valor sealado en el apartado de ajustes.

    4.3.3. Transformador de alta tensin.El transformador de alta tensin T650 es el encargado de generar las tensiones de trabajo del tubo (MAT, G2,foco y filamentos) y tambin de una serie de alimentaciones auxiliares para el chasis. En caso de avera esabsolutamente imprescindible su sustitucin por otro con su mismo cdigo Sanyo de componente. Consultar conel departamento de S.A.T. en caso de duda.

    En este chasis se utilizan transformadores de tecnologa "multilayer". No incorpora bleeder (resistencia de altovalor hmico para la descarga de MAT en el apagado) por lo que se debe tomar la precaucin de descargar eltubo antes de desconectar el cable de MAT.

    Las tensiones auxiliares generadas son las siguientes:

    B10: alimentacin de la etapa driver.

    B3: alimentacin del amplificador de RGB.

    B7: polarizacin negativa para el circuito de PBL.

    -B: flyback negativo para la correccin dinmica de linealidad.

    4.3.3.1. Alimentacin de filamentos.La tensin de alimentacin de filamentos la determina la tensin que entrega T650 y el valor de loscomponentes R655 y L506.

    Para mantener la alimentacin de filamentos dentro de los lmites correctos, el ajuste de B1, los valores de loscomponentes de la deflexin, y los de R655 y L506 deben ser los indicados en el esquema del modelo. Unatensin de alimentacin de filamentos excesivamente alta acorta considerablemente la vida del TRC.

    En el caso de desear medir la tensin de alimentacin de filamentos, se debe hacer con un voltmetro especialel cual debe cumplir los siguientes requisitos: Factor de cresta mnimo de 10 y ancho de banda mnimo 5MHz.Los multmetros porttiles no suelen cumplir estas caractersticas.

    4.3.3.2. Descarga de MAT.El televisor hace una descarga parcial del MAT cada vez que se apaga. El proceso es el siguiente: antes deapagar el TV, el microprocesador escribe a 1 mediante el bus I2C el bit STB del procesador de vdeo (IC400).Este bit provoca que el procesador de vdeo incremente la frecuencia de la oscilacin de manera lineal duranteunos 43mS hasta duplicar el valor normal de la frecuencia de lnea al mismo tiempo que lleva las salidas de

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    15/48

    RGB hacia blanco.

    El resultado es que la altura del flyback disminuye de manera lineal lo cual provoca que el transformador delneas (T650) genere un MAT que va disminuyendo del mismo modo. Al circular corriente de haz (las salidas deRGB estn en blanco), hay consumo de MAT, lo que lo hace descender desde su valor normal defuncionamiento a algo menos de la mitad.

    Para que haya la descarga parcial del MAT los filamentos deben estar calientes. En el caso de encender elaparato con los filamentos fros y apagarlo seguidamente sin que haya habido tiempo para que stos secaldeen, el MAT queda a su valor mximo.

    Hay dos posibles aspectos visuales de la descarga de MAT (seleccionable mediante el bit OSO del men deservicio):

    OSO OFF: Descarga con el vertical funcionando: Se observa una franja blanca con lneas de retorno cuyaanchura disminuye a lo largo de la pantalla.

    OSO ON: Descarga con el vertical desviado hacia arriba: Se observa un halo blanco en la parte superior de lapantalla.

    Se recomienda programar el bit OSO a OFF.

    En el caso de apagar el interruptor (o quitar la red), el circuito que genera la seal -PD&FAIL (formado por Q855y su periferia) avisa con cierta antelacin al microprocesador de que se va a ir la red. Queda un cierto tiempo defuncionamiento antes de que la fuente deje de oscilar (por la energa almacenada en C810). Este tiempo essuficiente para que el microprocesador realice el proceso de apagado y descarga de MAT.

    4.3.4. Etapa de E/W.El amplificador final de E/W est formado por Q750, Q753, Q754 y su periferia. La seal de entrada delamplificador (seal EW, del pin 45 de IC400) es en corriente, por lo que no se puede monitorizar en tensin laparbola en la base de Q754. En cambio s es posible monitorizar la parbola en la salida del amplificador(emisor de Q750).

    IC400 requiere un nivel de continua de salida de E/W superior a 1V. D750 garantiza la correcta polarizacin deIC400.

    El nivel de continua en la salida del amplificador determina la anchura de la imagen. A mayor nivel de continuamenor anchura tiene la imagen.

    La amplitud de la parbola determina la distorsin de barril / cojn. Mediante el correcto ajuste de los parmetrosde geometra, la amplitud de la parbola es la adecuada para obtener las lneas laterales de la imagen rectas.

    R754 determina la ganancia del circuito. Es de metal film, con un coeficiente de temperatura de 50ppm paraevitar derivas en temperatura.

    R750 y R760 limitan los transitorios de corriente al arrancar y parar la deflexin, al tiempo que sirven deresistencias de sensado para el circuito de proteccin de sobrecorriente de E/W.

    L750 es la bobina de salida. Representa una impedancia elevada a frecuencia de lnea, y una impedancia baja afrecuencia de cuadro. Con ello es posible modular la anchura sin apenas afectar a la sintona del circuito dedeflexin.

    C753 filtra frecuencia de lnea, haciendo que no llegue al amplificador de E/W.

    C751 da estabilidad al circuito en altas frecuencias, eliminando oscilaciones indeseadas.

    La misin de D753 es la de activar el circuito de proteccin en el caso de circulara una sobrecorriente por Q750.Por tanto, en condiciones normales no conduce.

    4.3.5. Generacin de seal H_FLY.El partidor capacitivo formado por C654 y C655, que est conectado al flyback principal (colector de Q650),determina un flyback de menor amplitud (alrededor de los 60Vpp) que es utilizado para generar la seal desincronizacin horizontal H_FLY, con la que el procesador de vdeo genera la seal de SANDCASTLE.

    R653 amortigua una oscilacin que se produce al final del flyback de lnea.

    4.3.6. Circuito anti-"guizza".En el caso de que en la imagen haya un contenido de una lnea horizontal brillante, y en las lneas siguienteshaya informacin poco luminosa se produce una oscilacin en el circuito de deflexin.

    El circuito formado por L656, R661 y C656 amortigua y minimiza dicha oscilacin.

    4.3.7. Protecciones.Las distintas protecciones de la deflexin horizontal convergen hacia el mismo punto: Polarizan la base de Q652y activan en consecuencia las seales PD&FAIL y CTL2. El microprocesador lee esta situacin y coloca el TVen ERROR_3.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    16/48

    La proteccin de deflexin horizontal est deshabilitada en estos casos:

    I2C BUS est seleccionado en modo servicio.

    El TV est en Stand_By

    Durante los transitorios de arranque / paro del TV

    En modo arranque forzado.

    4.3.7.1. Proteccin por B12 baja.En el caso de haber una tensin excesivamente baja en B12, D655 y D661 dejan de conducir, Q651 se corta, yR658 polariza la base de Q652.

    4.3.7.2. Proteccin por cruce de filamentos.En caso de que se crucen los filamentos, toda la tensin generada por T650 cae en extremos de R655, por tantoD656 y D657 conducen polarizando la base de Q652.

    Esta proteccin no es utilizada cuando se monta L506, ya que la bobina soporta el cruce de filamentos.

    4.3.7.3. Proteccin por sobreconsumo de B1.El sobreconsumo de B1 provoca una cada de tensin en extremos de R666 tal que polariza a Q653. Q653 entraen conduccin, y polariza a travs de R668 la base de Q652.

    Consumos normales de B1 provocan cadas de tensin en R666 insuficientes para polarizar a Q653.

    4.3.7.4. Proteccin por salida de E/W baja.Cuando la salida de E/W est a 0V es sntoma de que se ha averiado el amplificador de E/W la etapa demodulador de diodos. En esta circunstancia, Q751 queda en corte y polariza a travs de R758 y D752 la basede Q652.

    4.3.7.5. Proteccin por sobreconsumo de E/W.Ciertas averas de la deflexin provocan un aumento de circulacin de corriente por la rama de E/W. En estecaso, la cada de tensin en extremos de R750-R760 aumenta, llegndose a polarizar a D751 y Q752. Laconduccin de Q752 polariza por medio de R753 la base de Q652.

    4.3.7.6. Proteccin por sobreconsumo de corriente de haz.El sobreconsumo de corriente de haz provoca un aumento de consumo en B1. Este aumento de consumopuede ser suficiente para que se active la proteccin por sobreconsumo de B1.

    En caso de no ser as, otro reflejo del sobreconsumo de corriente de haz es que la seal BCI baja por debajo de0V permanentemente, entrando en conduccin D704 y D705, los pulsos de V_GUARD bajan por debajo delumbral de funcionamiento correcto establecido por IC400 y el TV va a estado de ERROR_2.

    4.3.8. Nuevos ajustes de deflexinDebido a que el chasis EB5-C est preparado para incorporar tubos planos hay nuevos ajustes respecto achasis anteriores. Los mismo se encuentran en el men de Geom Adv:

    " HOR BOW: ajuste de curvatura de fase horizontal

    " HOR PARALL: ajuste de ngulo de fase horizontal

    " UPPER CORNER: ajuste de esquinas superior

    " LOWER CORNER: ajuste de esquinas inferior

    4.4. Limitador de corriente de haz y compensaciones de geometra.4.4.1. Generacin de las seales BCI y HVILa seal BCI (Beam Current Information) refleja la corriente de haz del TRC. Esta seal es utilizada por el ACL(Automatic Contrast Limiting), circuito interno a IC400 que funciona a partir de un umbral de tensin reduciendocontraste y brillo. A menor corriente haz mayor es la tensin de esta seal.

    La seal HVI (High Voltage Information) refleja los movimientos del MAT. Esta seal es utilizada por lascompensaciones de geometra (altura, anchura y fase). Est formada por la seal BCI ms la cada en extremosde R675 que es proporcional a la corriente de carga del MAT.

    La constante de tiempo de las seales BCI y HVI debe ser de alrededor de 0,5mS para que pueda ser utilizadaen las compensaciones de geometra. Para poder conseguir esta constante de tiempo, la conexin del retornodel TRC (aquadag) est efectuada a travs de R670 a la seal BCI. Por ello, el aquadag del TRC no es masa. Elcircuito formado por R677, R676, R678, D672 y R679 genera una funcin de transferencia tensin de HVI enfuncin de la corriente de haz que se asemeja al comportamiento del MAT. Con ello, la informacin HVI esptima para ser utilizada en las compensaciones de geometra.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    17/48

    4.4.2. Compensaciones de geometra.4.4.2.1. Compensacin de altura y anchuraA travs de R425 la seal HVI es llevada al pin 50 del procesador de vdeo (IC400). La compensacin deanchura la efecta el mismo procesador disminuyendo o aumentando la salida de E/W y la de alturadisminuyendo o aumentando el nivel del diente de sierra de vertical.

    4.4.2.2. Compensacin de faseEl segundo comparador de Fase (PHI-2) corrige el retardo producido por el transistor final de lneas, pero hayotros fenmenos que afectan a la fase y que no son corregidos por PHI-2. Ello introduce distorsiones en laimagen por desviacin de la fase.

    A travs de R417 la seal HVI es llevada al pin 42 del procesador de vdeo (IC400). En este pin est conectadoel condensador para dar la constante de tiempo en PHI-2. Extrayendo corriente de este pin, la fase de la imagense desplaza hacia la izquierda, e inyectando corriente se desplaza hacia la derecha. Los valores de R417, C418,R416, D401 y D402 son los adecuados para minimizar las distorsiones debidas a desviaciones de fase.

    La misin de D401 y D402 es la de evitar un desplazamiento de fase no deseado hacia la derecha cuando lacorriente de haz es muy baja.

    4.4.3. Descripcin del ACL.El ACL es el circuito limitador de corriente de haz de promedio. El objetivo de ste circuito es tener limitada lacorriente de haz de promedio mxima. Cuando la seal BCL es inferior a 3,1V , IC400 empieza a reducir elcontraste. Cuando la tensin baja por debajo de 1,8V se empieza a reducir tambin el brillo.

    4.4.3.1. Descripcin de la seal BCLR682, R683, R688, C674, C675 y C680 forman un filtro paso-bajo que filtra la seal BCI. De ello se obtiene unatensin continua que es aplicada a la base de Q673, el cual est configurado como seguidor de emisor. En elemisor de Q673 est presente la seal BCL. sta llega al pin 22 de IC400 a travs de Q674 y C435.

    D683, R694 y R698 mejoran la rapidez de respuesta del limitador ante pequeos escalones de carga.

    D674, D675 y R654 mejoran la rapidez de respuesta del limitador ante grandes escalones de carga (caso decambiar de imagen oscura a pantalla blanca).

    4.4.4. Descripcin del PBL.El circuito de PBL se monta en los modelos que incorporan mscara de acero . No es montado cuando elmodelo lleva tubo con mscara Invar.

    Cuando se da la situacin de una imagen oscura con contenidos de alto brillo en reas pequeas, la corrientede haz de promedio es muy baja, por lo que no hay limitacin y puntualmente en esas reas la corriente de hazes elevada.

    Ello no representa ningn peligro ni para el circuito ni para el tubo, pero tiene el inconveniente de que si sepermanece en esa situacin cierto tiempo, se calienta la mscara de sombra del TRC, en consecuencia sta sedilata y se desva la trayectoria de los haces, incidiendo stos sobre fsforos no deseados. Este efecto es el quese conoce como Doming y afecta a la pureza del color.

    El "Doming" desaparece un tiempo despus de que la imagen que provoca el calentamiento de la mscara hayadesaparecido (la mscara de sombra se enfra). El PBL es un circuito que detecta situaciones en que hay unapequea zona muy brillante que pueda provocar "Doming" y limita el contraste con el objeto de minimizar elefecto.

    4.4.4.1. Generacin de la seal PBLLa corriente que circula por el retorno del TRC (aquadag) provoca una cada de tensin en extremos de R670,que en caso de alcanzar los 1,2V provoca la conduccin de Q670, D681 y Q671.

    En el emisor de Q671 hay una tensin de polarizacin negativa, de modo que al conducir Q671, el conjunto secomporta como una fuente de corriente.

    El partidor formado por R681 y R697 fija un nivel de tensin de 2,5V en la seal PBL siempre que no conduzcaQ671. En el caso de conduccin de Q671, la tensin de la seal PBL disminuye. R681, C676, R680 y C679actan de filtro paso-bajo para extraer una tensin continua. Esta tensin continua es de 2,5V cuando no haysituacin de Doming, y menor de 2,5V cuando hay situacin de Doming, siendo proporcional al mismo.

    4.4.4.2. Borrado del PBLDebido a que hay un acoplamiento capacitivo parsito entre la deflectora y el aquadag, durante el retrocesopodra llegar a conducir Q670, sin ser una situacin de Doming. Para evitar esto, el circuito formado por L655,R673, C667, R686 y C672 es una red que ecualiza el pulso parsito, impidiendo que Q670 conduzca en elinstante de borrado.

    Dado que puede haber dispersiones en el acoplamiento capacitivo parsito entre la deflectora y el aquadag, seasegura un segundo circuito de borrado, formado por D676, D677 y D678, que bloquea la posible conduccin deQ670 y Q671.

    4.4.4.3. Reduccin del contrasteLa seal PBL es llevada a un port del microprocesador del tipo conversor A/D. El microprocesador reduce elregistro de contraste del procesador de vdeo cuando la tensin de PBL es menor de 2,5V.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    18/48

    La reduccin de contraste se realiza con una constante de tiempo programable en modo servicio (PBL SPEED).La constante de tiempo a colocar tiene relacin con la constante de tiempo de dilatacin de la mscara del TRC.Es posible ver en pantalla el valor de reduccin de contraste si, estando en modo "Factory", pulsamos las teclas"-/--" y la verde. ste valor debe ser igual a cero para cartas lisas.

    4.5. Deflexin verticalEl amplificador de deflexin vertical es, para todos los modelos de 21" a 29", el LA7846N. Se trata de unamplificador diseado para pantallas grandes ya que puede trabajar con corrientes de deflexin vertical de hasta3 App. Es de la misma familia que los amplificadores LA7840 y LA7841 usados en los chasis Sanyo EC7-A yEC7-B.

    La seal de salida de vertical de IC400 es balanceada y en corriente. Por ello hay dos salidas +V_DRIVE y -V_DRIVE. Estas corrientes se amplifican en IC701 y se aplica a la deflectora vertical. R702, R711 y R712definen la altura y el centrado. Es necesario que sean de pelcula metlica para que no haya movimientos degeometra por variaciones de temperatura.

    El acoplo de salida del amplificador es en DC (no hay condensador de paso) ya que IC400 no tiene correccinde linealidad N/S. Al no haber condensador de paso y, la estructura de salida del amplificador no ser en puentede transistores, se debe utilizar alimentacin simtrica.

    4.5.1. Alimentaciones de la deflexin vertical.La alimentacin del amplificador de vertical es simtrica y es la misma para el borrado que para el retorno. Laalimentacin durante el retorno se genera internamente mediante un interruptor.

    B4+S: alimentacin de vertical durante la parte superior de la pantalla.

    B4-S: alimentacin de vertical durante la parte inferior de la pantalla.

    Su valor depende del modelo de TRC. Para los de 21" se encuentra alrededor de los 15V y para los 25 y 28"14V.

    Debido a que la fuente en STBY deja las tensiones en estado alto y el amplificador de vertical tiene un ciertoconsumo residual (con las entradas a cero), las alimentaciones de vertical pasan a travs de un interruptorformado por Q850, Q852 y su periferia.

    4.5.2. Proteccin de la deflexin vertical.Siempre que hay un fallo en la deflexin vertical que pudiera representar un peligro, desaparece el flyback devertical.

    El flyback de vertical es realimentado hacia el pin 18 de IC400 por medio de la seal V_GUARD. En el caso defaltar los pulsos de flyback de vertical, el procesador de vdeo (IC400) activa el bit NDF, que es chequeado atravs del bus I2C peridicamente por el microprocesador.

    La accin que toma el microprocesador cuando la lectura indica anomala es pasar a ERROR_2.

    La proteccin de vertical est deshabilitada en estos casos:

    V-STAT, S-STAT I2C BUS est seleccionado en modo servicio.

    El TV est en Stand_By

    Durante los transitorios de arranque / paro del TV

    En modo arranque forzado.

    4.6. Sintonizador y circuito de sintonaEl sintonizador, TU250, permite la recepcin de todos los canales de televisin por radiodifusin y va cable.Para ello, reparte todo el rango de frecuencias de canal en tres bandas (LB, MB y HB) cuya seleccin esrealizada por el microprocesador (IC100). Estas seales activan a Q252, Q253 y Q254 respectivamente, loscuales alimentan a la seccin de circuito correspondiente dentro del sintonizador. Slo habr una seal activa almismo tiempo.

    La sintona es del tipo de sntesis de tensin: el canal sintonizado depende de la tensin de sintona. sta esuna tensin continua en el rango de 0V a 28V aproximadamente. Dicha tensin es inicialmente generada por elmicroprocesador en forma de tren de pulsos de anchura modulada (PWM) que posteriormente es amplificado yfiltrado paso-bajo por el circuito cuyos componentes activos son D250 y Q251.

    El control automtico de frecuencia (AFC) lo realiza el microprocesador corrigiendo la tensin de sintona enfuncin de dos bits proporcionados por el procesador de vdeo va I2C, que contienen informacin de ladiferencia entre la frecuencia sintonizada realmente y la frecuencia correcta. (Ver el apartado F.I. de vdeoms adelante).

    La ganancia del sintonizador es controlada por la tensin continua AGC. Esta tensin es generada por IC400 ycon ella se realiza el control automtico de ganancia. (Ver tambin el apartado F.I. de vdeo).

    La salida del sintonizador es llevada a los dos filtros de onda superficial SF200 y SF201(Imagen y sonidorespectivamente).

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    19/48

    4.7. Procesado de la seal de vdeo4.7.1. Procesador de vdeoEl procesador de vdeo es IC400.

    Dentro de IC400 se encuentran los siguientes bloques:

    F.I. de vdeo F.I. de sonido QSS (Quasi Split Sound) Sincronizacin horizontal y vertical Procesador de geometra Filtros y conmutadores de vdeo Descodificador de color Procesado de RGB (dentro del cual se encuentra el Pack I3)

    4.7.1.1. Versiones de procesador de vdeoLas versiones posibles de procesador de vdeo son:

    TDA8874: Utilizado en modelos sin pack i3TDA8879: Utilizado en modelos con pack i3

    4.7.1.2. F.I de vdeoEn el bloque de F.I. de vdeo se encuentran las siguientes secciones:

    Amplificador de F.I. Demodulador PLL y VCO Buffer de vdeo AGC AGC del Sintonizador AFC Identificacin de vdeo.La seal proveniente de la salida del sintonizador (TU250) es aplicada al filtro de onda superficial SF200, el cualslo deja pasar la portadora y la informacin de vdeo. La salida de SF200 es aplicada al amplificador de F.I., elcual tiene entradas simtricas.

    La seal de F.I. es demodulada con la ayuda de un detector PLL. El PLL es utilizado para generar una seal dereferencia que est en fase con la portadora de vdeo. La demodulacin se consigue multiplicando estareferencia con la seal de F.I. El demodulador puede manejar vdeo positivo (caso de SECAM L) y vdeonegativo (el resto de los sistemas de TV).

    El VCO no necesita ajuste ni bobina externa. La seleccin de la frecuencia la efecta el microprocesador pormedio del bus I2C. Los componentes que tienen relacin con el PLL son los conectados al pin 5 (PLLLF).

    El buffer de vdeo adapta los niveles e impedancia de salida para que la seal pueda ser tratada posteriormente.El vdeo demodulado sale por el pin 6 (IFVO) y tiene un nivel tpico de 2.5Vpp.

    El AGC controla la ganancia del amplificador de F.I. de modo que se mantiene constante la amplitud de vdeo.El vdeo demodulado es llevado a un detector de AGC, el cual controla directamente la ganancia de las etapasde F.I.

    El AGC del Sintonizador reduce su ganancia en caso de recibir seales fuertes de R.F. El punto en el cual seinicia la reduccin de ganancia del Sintonizador es programable va I2C (AGC en men de servicio).

    La informacin del AFC est disponible en dos bits que son accesibles para el microprocesador va I2C. Estainformacin es utilizada en la sintonizacin y seguimiento de emisoras.

    La seccin de Identificacin de vdeo gobierna un bit que es accesible para el microprocesador va I2C. Estainformacin es utilizada en la sintonizacin de emisoras, as como en la gestin de mutes.

    4.7.1.3. Sincronizacin horizontal y verticalEn el bloque de sincronizacin se encuentran las siguientes secciones:

    Separador de sincronismo horizontal Oscilador horizontal Detector PHI-1 Detector PHI-2 y generador de Sandcastle Salida horizontal Detector de coincidencia Separador de sincronismo vertical Divisor vertical basado en contadorLa entrada al separador de sincronismo horizontal es la seal de vdeo seleccionada (el vdeo que hay enpantalla). El separador de sincronismo recorta en la mitad del pulso de sincronismo. El nivel de continua esfijado a la entrada de vdeo. El nivel de negro es almacenado internamente.

    El oscilador horizontal es interno, no hay componentes externos que tengan relacin con el mismo. El ajuste desu frecuencia nominal est hecho con un circuito de calibracin interno que utiliza como referencia el cristal decuarzo de 12MHz conectado al los pines 35 y 36 (X400). Una vez calibrado, el oscilador es gobernado por el

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    20/48

    lazo PHI-1 con el objeto de sincronizarlo con la seal de entrada de vdeo.

    El detector de PHI-1 es un circuito PLL que sincroniza el oscilador horizontal con la seal de vdeo de entrada.Los componentes que tienen relacin con PHI-1 son los conectados al pin 43 (PH1LF). La constante de tiempode PHI-1 es controlada por el microprocesador va I2C, as como por el detector de ruido.

    El detector PHI-2 provee una posicin estable de la imagen en la pantalla. Es necesario debido a que el tiempode almacenamiento del final de lneas (Q650) vara con la corriente de haz, provocando diferentes retardos en elcircuito de deflexin. El detector PHI-2 compara el oscilador horizontal con la seal de flyback horizontalgenerada por la deflexin (que entra por el pin 41, FBISO). PHI-2 desplaza la salida horizontal (pin 40, HOUT)en tiempo de modo que se mantiene estable la posicin de la imagen en la pantalla. Los componentesrelacionados con PHI-2 son los conectados al pin 42 (PH2LF). La fase de la imagen es ajustable va I2C (HORSHIFT en el men de servicio).

    La seal de flyback que entra por el pin 41 (FBISO) se combina con la salida de sandcastle, de modo que segenera la seal de sandcastle, la cual tiene los siguientes niveles: 0V ! Barrido; 2V ! Borrado vertical; 3V!Borrado horizontal; 5.3V !Burstkey.

    La salida horizontal (pin 40, HOUT) es del tipo colector abierto. En condiciones normales tiene un ciclo detrabajo de un 45% en nivel alto y un 55% en nivel bajo. En el transitorio de arranque tiene una rampa dearranque suave que dura 100mS. En el transitorio de parada tiene una rampa de parada suave que dura 43mS.Esto, combinado con la activacin de la RGB, descarga el MAT.

    El detector de coincidencia activa un bit cuando la seal de vdeo est sincronizada con el oscilador horizontal.Dicho bit es accesible para el microprocesador va I2C. Este bit es utilizado en la gestin de mutes.

    El separador de sincronismos vertical separa el pulso de sincronismo vertical de la seal de vdeo de entrada.Este pulso es utilizado posteriormente para disparar el sistema de contador para el divisor vertical.

    El divisor vertical utiliza un contador que suministra la temporizacin para el generador de rampa en elprocesador de geometra. El reloj del contador est tomado del oscilador horizontal. Este sistema asegura unbuen entrelazado.

    4.7.1.4. Procesador de geometraEn el bloque de procesador de geometra se encuentran las siguientes secciones:

    Generador de rampa de vertical Procesador de geometra vertical Procesador de geometra horizontal (E/W) Compensacin de geometraEl generador de rampa vertical suministra la seal de referencia para los procesadores de geometra vertical yhorizontal. Una referencia de corriente es generada internamente para cargar el condensador de rampa. R426,que est conectada al pin 52 (IREF), es utilizada para generar la referencia de corriente. Esta resistencia es debajo coeficiente de temperatura y de precisin del 1% para dar estabilidad en temperatura y minimizardispersiones. C425 est conectado al pin 51 (VCS) y es el condensador de rampa. Es de polipropileno para darestabilidad en temperatura.

    El procesador de geometra vertical se encarga de generar la seal que sale en forma balanceada por los pines47 (VDRA) y 46 (VDRB). Dicha seal es posteriormente amplificada y llevada a la deflectora. Los parmetros deajuste son accesibles va I2C (VERT SLOPE, VERT AMPL, S-CORREC, VERT SHIFT en el men de servicio).

    El procesador de geometra horizontal se encarga de generar la parbola que sale en forma de corriente por elpin 45 (EWD). Dicha corriente es posteriormente amplificada y aplicada al modulador de diodos de la deflexinhorizontal. Los parmetros de ajuste son accesibles va I2C (EW AMPLIT, PARABOLA, CORNER PAR,TRAPEZIUM en el men de servicio). La entrada de compensacin de geometra (pin 50, EHTO) se encarga demodular la dimensin de la seal de vertical y E/W para mantener estable el tamao de la imagen en la pantalla.

    4.7.1.5. Filtros y conmutadores de vdeoEn el bloque de filtros y conmutadores de vdeo se encuentran las siguientes secciones:

    Selector de seales de vdeo Calibrador de filtros Filtro paso-banda de croma y control automtico de color Trampa de cromaEl selector de seales de vdeo selecciona las distintas entradas de vdeo (pin 13, CVBS_INT; pin 17,CVBS_EXT; pin 11, CVBS/Y y pin 10, CHROMA). La seleccin es realizada por el microprocesador va I2C. Elvdeo seleccionado es enviado al procesado posterior (filtros), a la vez que sale por el pin 38 (CVBSO).

    El calibrador de filtros es un circuito que calibra los filtros paso banda de croma y trampa de luminancia cadaretorno de cuadro.

    La seal de vdeo seleccionada es pasada hacia el filtro paso-banda de croma va un amplificador cuyaganancia es variable y es controlada por el control automtico de color. La entrada para el control automtico decolor es la seal de burst. El circuito mantiene la saturacin de color a distintas amplitudes de croma. La salidadel filtro paso-banda es aplicada posteriormente al descodificador de color.

    La seal de vdeo seleccionada es pasada tambin hacia la trampa de croma.. A la salida de la trampa decroma se encuentra el bloque de sharpness (peaking) y filtro de ruido (coring), que son programados por elmicroprocesador va I2C. La seal de salida resultante es enviada hacia el pin 28 (LUMOUT), donde esreenviada al pin 27 (LUMIN). Tanto la trampa de croma como el filtro paso-banda de croma son deshabilitados

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    21/48

    cuando la seal viene en forma de Y/C (procedente de un vdeo S-VHS del comb-filter).

    4.7.1.6. Descodificador de colorEn el bloque de descodificador de color se encuentran las siguientes secciones:

    PLL/VCXO Demodulacin PAL/NTSC Demodulacin SECAM Gestor automtico de sistemasEl PLL funciona durante el periodo de burstkey. Genera una seal de referencia VCXO la cual est enganchadaen fase con el burst de la seal de vdeo seleccionada. La seal de referencia de 4,43MHz sale por el pin 33(REFO) junto con un nivel de continua siempre que est activado el comb-filter.

    Las seales de referencia provenientes del VCXO son suministradas al rotador de fase (control de tinte, HUE), yposteriormente a los demoduladores de R-Y y B-Y, as como al identificador de color. Las seales banda baseR-Y y B-Y son llevadas va el conmutador PAL/SECAM a la lnea de retardo.

    La demodulacin SECAM es realizada con un demodulador PLL. La tensin de referencia, generada en el pin16 (SECPLL) es regulada para que la salida del demodulador PLL sea puesta a una tensin de referenciagenerada internamente. Fuera de la calibracin, el oscilador hace un seguimiento de la croma SECAM, dandocomo resultando la correspondiente seal demodulada. Las seales banda base R-Y y B-Y son llevadas va elconmutador PAL/SECAM a la lnea de retardo. El Gestor automtico de sistemas identifica qu tipo de croma seest demodulando. Su salida es accesible para el microprocesador va I2C.

    4.7.1.7. Procesado de RGBEn el bloque de procesador de RGB se encuentran las siguientes secciones:

    Dematrizado R-Y / B-Y Selector de RGBLas seales R-Y / B-Y son llevadas a dos amplificadores cuya ganancia es programada por el microprocesadorva I2C (control de color del usuario). Las salidas de dichos amplificadores son llevadas juntamente con la sealY a la matriz, de donde salen las seales de RGB.

    El Selector de RGB es controlado por las seales FB, las cuales entran por los pines 26 y 29. La seleccin deRGB se hace entre las salidas de la matriz de RGB y los dos puertos de entradas de RGB externas. La salidadel selector de RGB es llevada al control de RGB.Control de RGB

    En el bloque de control de RGB se encuentran las siguientes secciones:

    Control de Contraste Control de Brillo Limitador de corriente de haz y proteccin de vertical Autocalibracin de ctodos (AKB) Ajuste de excursin y control de blancos.

    La seal de RGB proveniente del selector de RGB pasa a los bloques de control de Contraste y el Brillo, queson programados por el microprocesador va I2C (control de usuario). La salida de estos bloques es entregadaal bloque de calibracin de ctodos (AKB). Ambos controles pueden ser disminuidos por el limitador de corrientede haz.

    El pin 22 (BCLIN) es el encargado de reducir el contraste caso que el circuito ABL as lo ordene. Durante elbarrido, la tensin de reposo es de 3.3V. La circuitera de ABL (formada por Q673 y su periferia) reduce statensin si es necesario. La reduccin de contraste se inicia cuando la tensin del pin 22 (BCLIN) es menor de3V. La reduccin de brillo se inicia cuando la tensin del pin 22 (BCLIN) es menor de 2V.

    La autocalibracin de ctodos (AKB) es realizada mediante un lazo de estabilizacin de dos puntos. Un punto deestabilizacin es el nivel de negro (cut-off, polarizacin) y el otro es el nivel de blanco (ganancia). Cada ctodoes calibrado secuencialmente e independientemente. La estabilizacin del negro y del blanco se efecta encampos alternos (negro - blanco - negro - blanco). La seal de realimentacin del sistema entra por el pin 18(BLKIN). En este pin entra la corriente de ctodos, la cual es suministrada por el amplificador de RGB (IC500).

    Junto con la corriente de ctodos (que es 0 durante el retroceso de vertical ) entra el pulso de V_GUARD. Sidurante el retroceso de vertical hay un nivel inferior a 3,7V el procesador de vdeo considera que hay fallo en ladeflexin vertical, y activa un bit que es ledo por el microprocesador va I2C.

    Estabilizacin del nivel de negro (polarizacin): Despus del borrado de cuadro, se insertan tres pulsossecuencialmente (un pulso en cada lnea) en las salidas de RGB. Un servomecanismo ajusta la polarizacinde las salidas de RGB hasta conseguir que por el pin 18 (BLKIN) entren 8uA en cada uno de los tres pulsos.

    Estabilizacin del blanco (ganancia): Despus del borrado de cuadro, se insertan tres pulsossecuencialmente (un pulso en cada lnea). Otro servomecanismo ajusta la ganancia de tres amplificadores(R,G,B) de modo que estabiliza una lectura de 20uA por el pin 18 (BLKIN) en los tres pulsos. Ello implicaque la excursin final de ctodos no depende de la ganancia del amplificador final de RGB. El ajuste deexcursin de ctodos es efectuado variando la amplitud de la seal de RGB junto con los pulsos de medida.El microprocesador escribe va I2C un ajuste que afecta por igual a los tres amplificadores (K-DRV en modoservicio) que es el que determina esta amplitud. Del mismo modo, pero independientemente para cadacanal se realiza el ajuste del balance de blancos. El microprocesador escribe va I2C tres ajustes queafectan independientemente a cada uno de los tres colores. Est accesible en modo servicio el ajuste deGREEN y BLUE (el rojo queda prefijado a un cierto valor).

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    22/48

    Arranque del TRC: Al arrancar el TV, el microprocesador monitoriza va I2C un bit que indica si el servoest estable (slo estar estable cuando haya emisin de ctodos, es decir, cuando se hayan caldeado losfilamentos y la polarizacin de G2 sea la correcta). En el momento en el que el servo queda estabilizado, semuestra imagen.

    4.7.1.8. Alimentacin y BandgapLa alimentacin es de 8V y entra por los pines 12 (VP1) y 37. Los pines de masa son el 14 y el 44. Internamentees generada una tensin estabilizada en temperatura. Esta alimentacin es la llamada Bandgap, y sudesacoplo son los componentes conectados al pin 39 (DECBG).

    4.7.2. Pack I3

    El pack I3 consta de cuatro prestaciones, todas ellas integradas dentro del procesador de vdeo (TDA8879):

    " CTI (Colour Transient Improvement)

    " White Stretch

    " Green Enhancer

    " Video Dependent Coring

    El ancho de banda de crominancia es de alrededor de 0.5MHz, mientras que el de luminancia es de 5MHz. Ellohace que la transicin entre colores sean ms rpida en la informacin de luminancia que en la de color,traducindose en transiciones borrosas entre colores. El ancho de banda de crominancia no se puedeaumentar, ya que es algo que viene determinado por la transmisin (es estructural), pero lo que s se puedehacer es detectar los flancos en los cambios de color y forzar a que sean ms rpidos, igualando de este modola velocidad de transicin del color a la de la luminancia. Esto es lo que lleva a cabo el CTI.

    En imgenes en las que no hay contenido de blancos, es posible mejorar el contraste amplificando ms la sealde vdeo, de modo que los grises tiendan ms hacia blanco. El resultado es una imagen con mayor contraste. ElWhite Stretch es el circuito que detecta estas situaciones y se encarga de incrementar la ganancia de la sealde vdeo.

    El Green Enhancer es un circuito que detecta las zonas de imagen en las que la transmisin da como resultadoun verde plido. En estos casos reajusta la coordenada de color de ese verde plido para llevarlo hacia un verdems puro. Por supuesto, si el verde que se transmite ya es puro, el Green Enhancer no tiene efecto sobre laimagen.

    El ruido suele manifestarse en la imagen como una seal aleatoria de alta frecuencia y pequea amplitud que sesuma a la seal til. El resultado es como grano o nieve en la imagen. La forma de reducir este tipo de ruidoes ecualizar la seal de vdeo de forma que se atenen las altas frecuencias. El inconveniente que ellorepresenta es que hay una prdida de nitidez en la imagen. Un mismo nivel de ruido es ms fcilmente percibidopor el ojo humano sobre un fondo oscuro (gris tendiendo a negro) que sobre un fondo claro (zonas blancas).Aprovechando esta caracterstica que presenta el ojo humano, el Video Dependent Coring se encarga de reducirms el ruido sobre zonas oscuras que sobre zonas claras. El resultado es una imagen con ruido reducido perocon nitidez muy poco penalizada.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    23/48

    4.7.3. Diagrama de bloques del procesador de vdeo

    4.7.4. Comb-FilterIC1050 (TDA9181T) es un comb-filter (filtro en peine) para mejorar la calidad de la imagen en seales PAL. Lasseales SECAM y NTSC son tratadas nicamente por el procesador de vdeo (IC400). Las mejoras obtenidasson:

    Reduccin del cross color (en las altas frecuencias verticales, no en las diagonales).

    Reduccin del cross luminance.

    Mejora del ancho de banda de vdeo.

    IC1050 se alimenta a +5V por los pines 5 y 6. Trabaja con tecnologa de capacidades conmutadas. Por ello, esanalgico en amplitud y discreto (muestrea la seal) en el tiempo. El reloj que utiliza como patrn de tiempo esla seal de 4.43MHz que le proviene del pin 33 (REFO) de IC400.

    La seal de entrada es vdeo compuesto, que proviene desde el pin 38 (CVBSO) de IC400 va Q202 y Q203 yque es aplicada al pin 12 (Y/CVBS1). Esta seal es aplicada internamente a una lnea de retardo con mltiplessalidas. Filtrando cada una de esas salidas, y combinando las seales resultantes da como resultado lasseales de Luminancia ( Y ) y Croma ( C ). Dichas seales salen por los pines 12 (CVBSOUT) y 16(COUT).Estas seales son devueltas hacia el procesador de vdeo (IC400), donde entran directamente al descodificadorde color.

    La activacin del comb-filter la realiza el microprocesador va I2C escribiendo un bit del procesador de vdeo, elcual coloca en nivel alto el pin 33 (REFO) a la vez que saca seal de 4.43MHz por el mismo pin. En el caso deseales SECAM, NTSC S-VHS, el microprocesador enva la orden al procesador de vdeo de deshabilitar elcomb-filter, lo cual es realizado por el procesador de vdeo colocando a nivel bajo el pin 33 (REFO), a la vez queelimina la seal de 4.43MHz. En esta situacin, el comb-filter hace un by-pass de la seal que entra por el pin 17(YEXT/CVBS), sacndola por el pin 14 (YO), as como un by-pass de la seal que entra por el pin 10 (CEXT),sacndola por el pin 12 (CO). En los modelos que no incorporan Comb-filter se montan los puentes JO1050 yJO1051, que hacen de by-pass de las seales.

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    24/48

    4.7.5. Diagramas de conmutaciones de vdeo4.7.5.1. Conmutaciones de vdeo, modelos con comb-filter

    4.7.5.2. Conmutaciones de vdeo, modelos sin comb-filter4.7.5.2.1. Camino de la seal vdeo compuesto

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    25/48

    4.7.5.2.2. Camino de la seal S-VHS (Y/C)

    4.7.6. Conexin de perifricos al televisorEl Scart A saca por las salidas de vdeo y audio la seal decodificada que proviene del sintonizador. Ello cumplecon el requisito de un decodificador de Canal +.

    El Scart B saca por las salidas de vdeo y audio la seal de monitorizacin (la que hay en la pantalla). Por ello eldecodificador de Canal + no funcionar si se conecta a ste Scart.

    A diferencia de los chasis anteriores, tanto el Scart A como el Scart B tienen entradas de RGB. Adems, el ScartB dispone de entradas de Y/C para un S-Vdeo.

    Scart A Scart B

    Front A/V

    Decoder C+ VCR, S-VCRSet Top Box HI-FI DVD Video Games

    Conexin ObligatoriaConexin recomendadaConexin Opcional

    Video Camera Video Games

  • Manual de Servicio CHASIS 2114(Serie EB5-C)

    26/48

    4.8. Amplificador de RGBIC500 (TDA6107Q N2) hace las funciones de amplificador final de RGB. Su ganancia es fija, controlndose lapolarizacin del tubo por el sistema AKB (ver procesador de vdeo). No existen resistencias externas derealimentacin. La alimentacin de IC500 es nica, y entra por el pin 6 (VDD). Su alimentacin es la tensin B3.

    Los diodos D500, D501 y D502, junto con R500, R501, R502, R507, R508 y R509 forman una proteccin contradescargas de MAT internas en el TRC. El pin 5 (IOM) es la seal de realimentacin para el sistema AKB. Pordicho pin sale una corriente igual a la suma de las tres corrientes que circulan por los ctodos.

    La banda pasante del TDA6107Q N2 es de 5MHz.

    4.8.1. Conector de zcaloLos tubos pueden tener descargas internas, que van desde el nodo (MAT) a cualquier otro terminal del TRC(Foco, G2, G1, ctodos filamentos). Este fenmeno se da con mayor frecuencia cuando los tubos son nuevos,y tiende a desaparecer cuando el televisor ya ha funcionado un cierto tiempo.

    Como principal medida de proteccin contra estas descargas internas se incorporan spark-gaps en cadaterminal del tubo. Estos spark-gaps se encuentran ubicados dentro del conector del zcalo. La misin que tienenes conducir la mayor parte de la descarga hacia el aquadag (grafitado) del tubo, de modo que la corriente sigueel camino ms corto y directo posible.

    Existen varios tipos de conectores zcalo en el mercado. Las diferencias entre ellos puede radicar justamenteen la posicin de los spark-gaps. Es por ello obvio remarcar la importancia de que en caso de substitucin dedicho conector se utilice como recambio el que figura en la lista de componentes del modelo.

    Las repercusiones de montar un conector zcalo errneo son:

    1. Posible avera del TRC en caso de descarga.

    2. Posible avera del chasis en caso de descarga.

    3. Posible reduccin del contraste por cortocircuito de la seal BCI con otros puntos.

    4.9. Procesado de la seal de audio4.9.1. Procesador de audio4.9.1.1. Descripcin generalEl procesador de audio es IC1300, circuito integrado TDA9875AH. Este componente est controlado por elmicroprocesador (IC100) mediante el bus I2C. Funcionalmente, est formado por tres secciones: una analgica,una seccin digital para demodulacin y un procesador de seal digital (DSP).

    La seccin analgica incluye:

    Conmutaciones de audio para entradas y salidas.

    Convertidores Analgico/Digital para la seales entra