15
SOC Design Conference 2003 November 5-6, 2003 COEX Asem Hall (Second Floor), Seoul, Korea http://poppy.snu.ac.kr/~sdc Main Theme : Solutions for Mobility and Connectivity Organizing Committee Conference Chair Jong Wha Chong (Hanyang Univ.), Hyung Lae Roh (Samsung Electronics) General Chair Kiyoung Choi (Seoul National Univ.) Technical Program Chair Myung Hoon Sunwoo (Ajou Univ.) Technical Program Co-Chair Yunmo Chung (Kyung Hee Univ.) Young Hyun JUN (Samsung Electronics) Advance Program Wednesday, November 5, 2003 09:10-10:10 Keynote Speech Session Chair : Myung Hoon Sunwoo (Ajou Univ.) Moore's Law: Is it Legal? Dr. Walden C. Rhines (CEO and Chairman of Mentor Graphics Co.) 10:10-10:40 Opening Session 10:40-11:00 Coffee Break 11:00-12:00 Session 1A : SOC Design Methodolgy I (Room 203A) Session Chair : 하순회 (서울대) 회로 연결도를 고려한 효율적인 다단 분할 방법 김진국, 임창경, 정정화, 한양대학교 전자통신전파 공학부 Guiding the Standard-Cell Placements for Regular Layout Structure Using Virtual Net Yongseok Yi, In-Cheol Park, KAIST Dual-Vth 설계 방법을 이용한 Leakage 전력 소모의 감소 최정연, 원효식, 최규명, 공정택, 삼성전자 System LSI 사업부 Session 1B : Testing, Simulation, Verification I (Room 203B) Session Chair : 송오영 (중앙대) Improving Verification Productivity by Testbench Reuse Jae Bum Kim, Meir Solomon*, Vardit Lustgarten*, Seog Jun Lee, Kyung Park Kim, Myung Kyun Yim, Byeong Eon Min, Kyu Myung Choi, Jeong Taek Kong, Samsung Electronics System LSI Division, *Verisity Design Testing and Verification of Development Platform for Multi-mode Modem Hyun-Il Kwon, Joo-Kwang Kim, Jung-Hwan Rim, Dong-Wook Park, Won-Kyu Suk, Jin-Woo Kim, Seung-Joong Hwang, Byung-Ho Min, Ji-Yeol Lee, Kyung-Ho Kim, and Sang-Uoon Chung, Samsung Electronics Telecommunications R&D Center SRAM-Based FPGA의 연결선을 위한 효과적인 고장 진단 알고리즘 김근배, 김용준, 강성호, 연세대학교

SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

  • Upload
    others

  • View
    20

  • Download
    0

Embed Size (px)

Citation preview

Page 1: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

SOC Design Conference 2003November 5-6, 2003

COEX Asem Hall (Second Floor), Seoul, Korea http://poppy.snu.ac.kr/~sdc

Main Theme : Solutions for Mobility and Connectivity

Organizing Committee

Conference Chair Jong Wha Chong (Hanyang Univ.), Hyung Lae Roh (Samsung Electronics)

General Chair Kiyoung Choi (Seoul National Univ.)

Technical Program Chair Myung Hoon Sunwoo (Ajou Univ.)

Technical Program Co-Chair Yunmo Chung (Kyung Hee Univ.)Young Hyun JUN (Samsung Electronics)

Advance Program

Wednesday, November 5, 2003

09:10-10:10

Keynote SpeechSession Chair : Myung Hoon Sunwoo (Ajou Univ.)

Moore's Law: Is it Legal?Dr. Walden C. Rhines (CEO and Chairman of Mentor Graphics Co.)

10:10-10:40 Opening Session

10:40-11:00 Coffee Break

11:00-12:00 Session 1A : SOC Design Methodolgy I (Room 203A)Session Chair : 하순회 (서울대)

회로 연결도를 고려한 효율적인 다단 분할 방법김진국, 임창경, 정정화, 한양대학교 전자통신전파 공학부

Guiding the Standard-Cell Placements for Regular Layout Structure Using Virtual NetYongseok Yi, In-Cheol Park, KAIST

Dual-Vth 설계 방법을 이용한 Leakage 전력 소모의 감소최정연, 원효식, 최규명, 공정택, 삼성전자 System LSI 사업부

Session 1B : Testing, Simulation, Verification I (Room 203B)Session Chair : 송오영 (중앙대)

Improving Verification Productivity by Testbench ReuseJae Bum Kim, Meir Solomon*, Vardit Lustgarten*, Seog Jun Lee, Kyung Park Kim, Myung Kyun Yim, Byeong Eon Min, Kyu Myung Choi, Jeong Taek Kong, Samsung Electronics System LSI Division, *Verisity Design

Testing and Verification of Development Platform for Multi-mode ModemHyun-Il Kwon, Joo-Kwang Kim, Jung-Hwan Rim, Dong-Wook Park, Won-Kyu Suk, Jin-Woo Kim, Seung-Joong Hwang, Byung-Ho Min, Ji-Yeol Lee, Kyung-Ho Kim, and Sang-Uoon Chung, Samsung Electronics Telecommunications R&D Center

SRAM-Based FPGA의 연결선을 위한 효과적인 고장 진단 알고리즘김근배, 김용준, 강성호, 연세대학교

Page 2: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Session 1C : High Speed Signal Interface I (Room 204)Session Chair : 한건희(연세대)

A 622Mbps burst mode CDR with jitter reduction capabilityPyung-Su Han, Cheon-Oh Lee*, Woo-Young Choi*, Dept. of Electrical and Electronic Engineering, Yonsei Univ., *Samsung Electronics

다중 위상 클럭을 위한 디지털 듀티 사이클 보정 회로장영찬, 배승준, 박홍준, 포항공과대학교 전기전기공학과

Session 1D : Embedded System Software I (English Session) (Room 205)Session Chair : Yunheung Paek (Seoul National Univ.)

Designing a State-driven Operating System for Dynamically Reconfigurable Sensor NetworksSeongsoo Hong*, Tae-Hyung Kim, *Seoul National Univ., Hanyang Univ.

Quantitative Analysis of Dynamic Voltage Scaling Algorithms for Hard Real-Time SystemsWoonseok Kim, Jihong Kim, Sang Lyul Min, School of Computer Science and Engineering Seoul National Univ.

Memory Allocation of Non-Volatile Memory Systems for Extended Battery Life in Mobile SystemsHyung Gyu Lee, Naehyuck Chang, School of Computer Science & Engineering, Seoul National Univ.

Session 1E : R/F, Analog, Mixed-Signal Circuits I (Room 206)Session Chair : 최중호 (시립대)

A 2-GHz Wide Band Low Phase Noise Voltage-Controlled Oscillator with On-Chip LC tankJe-Kwang Cho, Kyung-Suc Nah, Byeong-Ha Park, System LSI Division, Samsung Electronics

A Phase Frequency Detector for Fast Frequency Acquisition in Charge Pump Phase Locked Loops Kun-Seok Lee, Jung-hyen Lee, Byeong-Ha Park, Samsung Electronics

An Inherent Duty Correctable Mixed-Mode DLL - based Clock Generator 하종찬, 황태진, 연규성, 위재경, 문 규, 한림대학교 전자공학과

12:00-13:00 Lunch

13:00-14:40 Session 2A : Video/Audio Processor (Room 203A)Session Chair : 이강현 (조선대)

음성 신호의 Blind Source Separation 을 위한 고속 병렬구조의 하드웨어 아키텍쳐정 홍, 김 용, 포항공과대학교 전자전기공학과

공간분할방식의 다시점 3차원 인터페이스 시스템을 위한 비디오 프로세서의 설계 및 구현박지용, 노정훈, 성준호, 김재석, 연세대학교 전기전자 공학과

Single Video Processor Chip for Digital TV Monitor김상연, 최승종, 최병태, 김대중, LG 전자 DTV 연구소

MULTI-FORMAT DTV SYSTEM DECODER SUPPORTING TRICK-PLAY FOR PVR이승현, 서영산, 양윤석, 임진석, 이준찬, 최승종, LG 전자 디지털 TV(연) SAT 그룹

XDRpro(eXcellent Digital Reality Processor) 알고리즘 및 구현 방안김상연, 최승종, 이훈철, 최종인, LG 전자 DTV 연구소

Session 2B : Display Driver & Imaging Deivice I (Room 203B)Session Chair : 권오경 (한양대)

High Voltage 공정 Transistor Mismatching Factor 를 이용한 다채널 출력 편차 개선이승정, 김도윤, 장계언, 김진태, 이상훈, 유성은, 삼성전자 System LSI 사업부

Low-Power and High Slew-Rate Gm-boosted OP-AMP of Data Driver LSIs for Large Size and High Resolution TFT-LCDsJ.C. Choi, O.K. Kwon, Hanyang Univ.

A Repairable High-Speed Graphic RAM Design Using 7T-based Multi-Port Cell for LCD Driver IC 김태형, 송태중, 김경래, 이영근, 김문곤, 삼성전자 System-LSI 사업부

연속시간 옵셋보상 기법을 사용한 고계조 TFT-LCD 데이터 구동회로 설계오세욱, 신홍재, 곽계달, 한양대학교 전자전기컴퓨터공학부

Page 3: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Current Mode D/A Converter for Active Matrix OLED DisplaysS. M. Choi, B.C.Lim, O.K.Kwon, Hanyang Univ.

Session 2C : Architecture/RTL/Logic/Layout Synthesis I (English Session) (Room 204)Session Chair : Junhyung Um (Samsung)

High Speed Dividers based on Redundant NumbersSeon-Kyoung HAN, Yong-Dae KIM, Younggap YOU, Dept. of Information and Communication Engineering, Chungbuk National Univ.

Arbiter Design for On-Chip Bus CommunicationYu-Jung Huang, Shao-Pin Chang, Chih-Feng Liu, Cheng-Chi Wu, Dept. of Electronic Engineering I-Shou Univ.

Interconnect-Aware High-Level Synthesis and Module Placement for Hierarchical FPGAMyunghwan Ryu, Daehong Kim*, Heesoo Son, Sunmin Kwon, Kiyoung Choi, Seoul National Univ., *GCT Research

Synthesis of Arithmetic Circuits Considering Leakage Power MinimizationKeoncheol Shin, Taewhan Kim, KAIST

A High-speed Phase Detector for Half-rate CDRs Operating at over 10Gbps Data RatesK.Ueda, KH.Kim, Samsung Electronics System LSI Division

Session 2D : Communication & Network Processor I (Room 205)Session Chair : 임혜숙 (이화여대)

Novel Bit Manipulation Accelerator for Communication ProcessorsSug H. Jeong, Myung H. Sunwoo, Seong K. Oh, School of Electrical and Computer Engineering, Ajou Univ.

Fast Ethernet Controller Model for Performance Evaluation of ARM-based Network ProcessorsMyeong-jin Lee, Minsoo Kang, Kyuhyun Shim, Samsung Electronics

복수의 hashing 함수를 이용한 병렬 IP 어드레스 검색 구조정여진, 임혜숙, 이화여대 정보통신학과

다중 안테나 OFDM 기반 무선 LAN 시스템의 프리엠블 구조 설계이서구, 정윤호, 김재석, 연세대학교

Low-Power Hybrid Structure of Digital Matched Filters for Direct Sequence Spread Spectrum SystemsSung-Won Lee and In-Cheol Park, Dept of Electrical Engineering and Computer Science, KAIST

Session 2E : R/F, Analog, Mixed-Signal Circuits II (Room 206)Session Chair : 유창식 (한양대)

Time to digital Converter with 25ps Resolution Jin-Ho Choi, Yong-Hwan Moon, Jin-Ku Kang, Dept. of Electronics Engineering Inha Univ.

A CMOS Differential dB-Linear Programmable-Gain Amplifier with DC-Offset Correction for Zero-IF TransceiversKyung-suc Nah, Young-suk Son, Byeong-ha Park, System LSI Division, Samsung Electronics

Design of Wideband CMOS D/A Converter with Deglitch CircuitHyun Ho Cho, Gun Shik Yune, Cheong Yong Park, Kwang Sub Yoon, Dept. of Electronic Engineering, INHA Univ.

An 85mW 8-bit 125MS/s Pipelined CMOS ADC in 0.6mm2

Hwicheol Kim, Deog-Kyoon Jeong, Wonchan Kim, School of Electrical Engineering and Computer Science, Seoul National Univ.

6bit 1.1GS/s CMOS Flash ADCSang Hune Park, Young Chan Jang, Hong June Park, Dept of Electronic & Electrical Engineering, Pohang University of Science and Technology

SOC Reasearch Activities in Japan (Room 201)Session Chair : Kiyoung Choi (Seoul National Univ.)

How Will Reconfigurable Hardware Change the SoC Design?Kazuaki Murakami, System LSI Research Center, Kyushu University

Bit Length Optimization in High Level Synthesis Based on Analytical MethodsShinji Kimura, Nobuhiro Doi, Graduate School of Information, Production and Systems, Waseda University

Page 4: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Fukuoka Prefecture Innovative Cluster Creation Project -CLUSS: CLUster for Silicon Sea Belt-Hiroto Yasuura, Kyushu University

System LSI Cluster Project at KitakyushuSatoshi Goto, Waseda University 6bit 1.1GS/s CMOS Flash ADC

14:40-15:00 Coffee Break

15:00-16:40 Session 3A : SOC Design Methodolgy II (Room 203A)Session Chair : 최세환 (삼성전자)

Simulation-driven Software Performance Estimation for Fast Design Space ExplorationSeongnam Kwon, Hyunok Oh, Soonhoi Ha, The School of Electrical Engineering and Computer Science, Seoul National Univ.

ARM 용 내장형 소프트웨어의 수행시간 분석도구 구현황요섭, 안성용, 이정아, 심재홍*, 조선대학교 컴퓨터 공학부, *조선대학교 인터넷 소프트웨어 공학부

고속 아키텍처 탐색을 위한 transaction-level bus functional model 기법김시현, 설선미, 정의영, 최규명, 공정택, 어수관, 삼성전자 System LSI 사업부

Efficient Performance Estimation of Round-Robin Arbitration Based Communication Architecture for Design Space ExplorationSungchan Kim, Kyongjoo Oh, Chaeseok Im, Soonhoi Ha, School of EECS, Seoul National Univ.

An Implementation of Mobile SoC for Telecommunication SystemJong Rim Lee*, Ki Joon Hong, Myeong Ae Kang, Joo Kwang Kim, Tae Hee Han, Chul Jin Kim, Kyung Ho Kim, Sang Uoon Chung, Telecommunications R&D Center, Samsung Electronics

Session 3B : Testing, Simulation, Verification II (Room 203B)Session Chair : 천범익 (삼성전자)

IEEE 1149.1 테스트 기능이 내장된 PCI 인터페이스 회로의 설계김태식, 염경원, 장연실, 박성주, 한양대학교 전자컴퓨터공학부

An Effective Test and Diagnosis algorithm for Dual Port Memories Jihye Kim, Joohwan Lee, Sungho Kang, Dept. of Electrical and Electronic Eng. Yonsei Univ.

The Study on Probing Method of Wafer Test at Temperature VariationSang-Keun Kwak, Byung-Se So*, Hyoung-Bok Min, Dept. of Electronics Engineering SungKyunKwan Univ., *Module Design Group, Memory Division, Device Solution Network, Samsung Electronics

A Built-In Current Sensor for CMOS IC defect detectionSeung Ho Hong, Jong Beom Kim, Dept. of Electronics Engineering Kangwon National Univ.

시뮬레이션을 이용한 고속/고주파 소자용 테스트 보드 설계박일찬, 유두식, 김영부, 김병윤, 삼성전자, Device Solution Network 총괄

Session 3C : Architecture/RTL/Logic/Layout Synthesis II (Room 204)Session Chair : 허성우 (동아대)

Corner Block List를 이용한 개선된 블록 배치 방법신정호, 강상구, 임종석, 서강대학교 컴퓨터학과

성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계엄상현, 신현철, 한양대학교 전자전기제어계측공학과

24-bit 고성능 ADC용 데시메이션 FIR 필터의 Radix-4 곱셈기를 사용한 저전력 구현정석호, 한건희, 김재석, 최경진*, 방대성*, 연세대학교 전기전자공학과, Hynix 반도체 시스템 IC SMS Division

New Distributed Arithmetic Algorithm for Low-Power FIR Filter ImplementationSangyun Hwang, Jaeseok Kim, Dept. of Electrical and Electronic Eng. Yonsei Univ.

Low-Power Multiplierless DCT Architecture Using Image CorrelationHyeonuk Jeong, Jinsang Kim, Wonkyung Cho, Dept. Electronic Engineering, Kyung Hee Univ.

Session 3D : Microprocessor and DSP Architecture I (English Session) (Room 205)Session Chair : Jin Cheon Kim (Samsung)

Page 5: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Twiddle Factor Reduction Method for FFT Implementation on DSPYiyan Tang, Lie Qian, Yuke Wang, Jin-Gyun Chung*, Dept. of Computer Science Univ. of Texas, *Dept. of Elelctonic and Information Engineering, Chonbuk National Univ.

Explore Parallelism for Viterbi Decoder Implementation on DSPLie Qian, Yiyan Tang, Yuke Wang, M. O. Ahmad*, M. N. S Swamy*, Dept. of Computer Science Univ. of Texas at Dallas, *Dept. of Electrical and Computer Engineering Concordia Univ.

Implementation of Application-Specific Digital Signal Processor for Communication Systems Jeong H. Lee, Kyung L. Heo, Myung H. Sunwoo, Seung K. Oh, School of Electrical and Computer Engineering, Ajou Univ.

Design Space Exploration of Reconfigurable ALU Array (RAA) Architectures Jong-eun Lee, Kiyoung Choi, Nikil D. Dutt*, Seoul National Univ., *Univ. of California

Low-Power Parallel Tree Architecture for Full Search Block-Matching Motion EstimationSiu-Shen Lin, Po-Chih Tseng, Liang-Gee Chen, DSP/IC Design Lab GIEE, Dept. of EE

Session 3E : R/F, Analog, Mixed-Signal Circuits III (Room 206)Session Chair : 임신일 (서경대)

Design and Implementation of 60 GHz-band Power Amplifier MMIC and Module Using 0.15 um GaAs PHEMT ProcessWoo Jin Chang, Dong Min Kang, Ju Yeon Hong, Kyung Ho Lee, Jin Hee Lee, Hyung Sup Yoon, Jae Yeob Shim, Hae Cheon Kim, ETRI

W-CDMA용 “지능형” 고효율 능동 전력증폭기 MMIC 노윤섭, 박철순, 한국정보통신대학교

Parasitic Coupling effect 평가 및 최소화 방안임광석, 이윤우, 오정훈, 김보연, 김충빈, 허부영, 조창현, 삼성전자 System LSI 사업부

바이어스 회로를 이용한 높은 선형성을 갖는 PCS용 저잡음 증폭기 설계최상혁, 박창준, 김범만, 포항공과대학교 전자전기공학과

휴대 전화기용 리튬 이온 배터리 충전 IC의 설계이신우, 임신일, 민병기*, 서경대학교 컴퓨터공학과, *크로스반도체 기술

16:40-17:00 Coffee Break

17:00-18:30 Panel Discussion (Room 201)Session Chair : Prof. H. C. Shin (Hanyang Univ.)

How to Increase SOC Revenue by Ten Times ?

13:00-15:00 Poster Session 1 (Lobby)Session Chair : 조준동 (성균관대)

Design Optimization Methodology for On-Chip Spiral Inductors in S-parameter DomainKenichi Okada, Hiroaki Hoshino, Hidetoshi Onodera*, Tokyo Institute of Technology, *Kyoto Univ.

OFDM 복조기 FPGA 구현어익수, 백영석, 김정범, 정희범, ETRI 집적회로연구부 이동통신 IC 설계팀

IR-Drop Analysis Flow & Improvement Method on the 0.18um Thechnology In-Sung Kim, Jong-on Park, Kil-Im Jung, Jum-Han Bae, Samsung Electronics

SoC를 이용한 RF-Ethernet무선 통신 모듈 구현동성수, 구제일, 용인 송담 대학교 디지털 전자정보과

8 Ports 10/100Mbps Ethernet Switch Core with AMBA Interface양명훈, 한규욱, 김경욱, 삼성전자

온도 및 정류전압 변화에 안정한 W-CDMA용 전력증폭기 MMIC노윤섭, 박철순, 한국정보통신대학교

1.8V 10-Bit Pipelined ADC design using Op-Amp sharing technique. 신영민, 정강민, 성균관대학교 전기전자 및 컴퓨터 공학부

다중 튜닝 입력을 통한 2.4GHz 전압 제어 발진기의 설계오범석, 이대희, 정 웅, 동국대학교 반도체과학과

Page 6: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

IP 주소 검색을 위한 새로운 Pipelined Binary Search 구조임혜숙, 이보미, 이화여대

다이아몬드 탐색 알고리즘을 이용한 MPEG-4용 움직임 예측기 설계김상현, 조경순, 한국외국어대학교 전자정보공학과

영상 보안 시스템을 위한 AES/SEED IP의 설계 및 검증박덕용, 최경문, 황정태, 류상준, 김영철*, 전남대학교 전자정보통신공학과, *전남대학교 전자 컴퓨터 정보통신공학부

Design of Slow Rayleigh Fading Channel Simulator in the BasebandLu Hua, Lim Myoung Seob, Institute of Information & Communications Chonbuk National Univ.

Radix-8 스칼라 곱셈 연산 기반의 타원 곡선 암호 프로세서 설계배주연, 조혁준, 최준림, 경북대학교 전자공학과

IEEE 802.11a OFDM 송수신기를 위한 고속 퓨리에 변환기 구조들의 비교 연구Changhoon Lee, Juhyun Kim, Bongsoon Kang, Dept. of Electronic Engineering, Dong-A Univ.

High Performance VLIW DSP for SDR ApplicationsSeung-Eun Lee, Jee-Hyun Lee*, Joon-Hyun Baek*, J Chan Choi, SoC Research Center, KETI, *R&D Center, ZARAM TECHNOLOGY

Fast Priority Balancing Circuit Partitioning for Multiple FPGAs using Time-multiplexed, Multicasting InterconnectionYoung-Su Kwon, Chong-Min Kyung, VLSI Systems Lab., Dept. of EECS, KAIST

Resource-Optimized Synthesis of Temporal Property Checker for Functional Coverage in Co-emulation System 김형옥, 권영수, 경종민, KAIST 전기 및 전자공학부

디지털 DC-DC 컨버터의 계층적 모델링 및 시뮬레이션박성진, 이상돈, 노정진, 한양대학교 전자 전기 제어계측학과

개선된 스마트 배터리 수명 예측 방법전기소, 김지홍, 서울대학교 전기 컴퓨터공학부

15:00-17:00 Poster Session 2 (Lobby)Session Chair : 조준동 (성균관대)

JPEG 이미지 코딩 및 ATM 송수신의 SoC 설계정미숙, 삼성전자 TN 총괄 네트웍 사업부 HIDS Lab

Power Line Noise Reduced Low Power Consumption Circuit Design Methodology For SoC 연규성, 전치훈, 황태진, 위재경, 문 규, 이성수*, 한림대학교 전자공학과, *숭실대학교 전자공학과

FeRAM Architecture for Non-Volatile Embedded MemoryHee-Bok Kang, Dong-Yun Jeong, Jae-Hyoung Lim, Sung-Sik Kim, Jin-Yong Chung, Suk-Kyoung Hong, Young-Jin Park, Memory R&D Div., Hynix Semiconductor, POSTECH

ADAPTIVE TESSELLATION OF PN TRIANGLE WITH MODIFIED BRESENHAM ALGORITHMKyusik Chung, Lee-Sup Kim, KAIST

A Low-Power Booth Multiplier Using Input Data PartitioningJongsu Park, Jinsang Kim, Won-kyung Cho, Dept. of Electronic Engineering, Kyunghee Univ.

RESURF LDMOSFET with Trench for PDP Scan-driver ICWon-So Son, Sie-young Choi, Kyungpook National Univ.

IPOA프로토콜 엔진에서 Master 모드 SPI-3 인터페이스 간 정합을 위한 SSIL FPGA 구현김광옥, 곽동용, ETRI 네트워크연구소 NP 기술팀

A Design and Analysis of Gilbert cell CMOS Downconversion Mixer Using Bulk for Signal PathYong Doo Chae, Kyu Suk Kim, Woong Jung, Dept. of Semiconductor Science Dongguk Univ.

Noise and Linearity Analysis and Minimizing Strategy of Elliptic Filter 이승현, 진상수, 김희중, 김범만, 포항공과대학교 전자전기공학과

2.4GHz ISM 밴드용 고주파 CMOS 전력 증폭기 설계황영승, 조연수, 정 웅, 동국대학교 반도체과학과

Page 7: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Bit Position Searching Specific Architecture in IPv6 NetworksSung-il Bae, Jae Seuk Oh, Jin-ho Ahn, Sungho Kang, Dept. of Electrical and Electronic Engineering, Yonsei Univ.

A Design of Audio Decoder Processor for Digital TV김효진, 최승종, 이준일, 황태훈, LG전자 DTV연구소 SAT그룹

핸즈프리용 음향반향제거기 회로설계이행우, 전만영*, 남서울대학교 전자정보통신대학교, 동양대학교 정보통신공학부

CRT(Chinese Remainder Theorem) 기반의 RSA 모듈라 지수승 연산기 구현형석군, 권택원, 최준림, 경북대학교 전자공학과

A Low Power Dynamic Programmable Logic Array (PLA) with Conditional Evaluation Scheme Kwang-Il Oh, Lee-Sup Kim, Dept. of EECS, KAIST

SoC환경에서의 저전력 테스트를 고려한 테스트 패턴 압축에 대한 효율적인 알고리즘신용승, 강성호, 연세대학교 전기전자공학과

Dynamic Voltage Scaling considering of shared resourceKi-Duk Kwon, Bong-Sik Sihn, Chi-ho Lin, Jong-Wha Chong, Dept. of Information & Communication, Han-Yang Univ.

Thursday, November 6, 2003

09:00-10:00

Keynote SpeechSession Chair : Myung Hoon Sunwoo (Ajou Univ.)

SoC Verification Strategies in Embedded Systems Design경종민 교수 (KAIST)

(Room 201)

10:00-10:20 Coffee Break

10:20-12:00 Session 4A : Video/Audio Processor II (Room 203A)Session Chair : 장영범 (상명대)

A low-power motion-estimation VLSI architecture based on systolic arrayYoung-Ro Kim, Seok-Joong Yoon*, Dept. of Computer Science and Information, *Samsung Electronics

An Adaptive Spatial Depth Filter for 3D Rendering IPChang-Hyo Yu, Lee-Sup Kim, KAIST

Systolic Multi-layer Stereo Matching With Self-CalibrationHong Jeong, Sung-Chan Park, Dept. of Electronic Engineering, Pohang Univ.of Science and Technology

An optimized design in datapath/architecture for high-quality video encoding 장송학, 공진흥, 광운대학교 컴퓨터공학과

Intra Frame 모드 기반의 H.264 CODEC 의 DSP 구현우찬종, 강경식, 임정균, 조중휘*, 인천대학교 전자공학과, *인천대학교 멀티미디어시스템 공학과

Session 4B : Display Driver & Imaging Deivice II (Room 203B)Session Chair : 최명렬 (한양대)

CMOS Image Sensor에서 H-line잡음 발생원인 분석최치영*, 천지민, 임승현, 한건희, *삼성전자 DSN총괄 System LSI 사업부, 연세대학교 전기 전자공학과

대화면 구동에 따른 데이터 기입 문제 해결을 위한 PDP 구동파형 설계오순택, 김준형, 이동호, 경북대학교

TRADE-OFFS IN OLED DRIVER IC DESIGN - POWER CONSUMPTION, AREA, MATCHING 박 진, 오원석, 이승은, 이성철, 전자부품연구원 SoC연구센터

OLED 디스플레이 DRIVER IC 응용을 위한 LOW-POWER CMOS OSCILLATOR박 진, 전자부품연구원 SoC연구센터

다중 시간 방식의 실시간 입체 영상변환기 구현김경원, 고윤호, 최명렬, 한양대학교 전자전기제어계측 공학과

Session 4C : Design Reuse / Memory Core (Room 204)

Page 8: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Session Chair : 윤홍일 (연세대)

On Chip Thermometer Using Successive Approximation Register Technique Kwang-Hyun Kim, Young-Hyun Jun, Chil-Gee Lee, Dept. of Electronics EngineeringSungKyunKwan Univ.

Duty Cycle-Corrected Analog Synchronous Mirror Delay for High-Speed DRAM 최 훈, 공배선*, Hynix 반도체 메모리 연구소, *한국항공대학교 전자정보통신컴퓨터공학부

An Error Pattern ROM Compression Method for Continuous DataByung-Do Yang, Lee-Sup Kim, KAIST

Transistor Sizing 을 활용한 Cell 자동 생성 시스템윤여일, 양재석, 최준호, 유문현, 공정택, 삼성전자 메모리 사업부 CAE팀

Auto-tracing cell current 기법을 이용한 새로운 sense amplifier activation 방식에 의한 SRAM 설계송태중, 최현수, 김경래, 이영근, 김문곤, 삼성전자 Device Solution Network 총괄 SYSTEM-LSI 사업부 ASIC Infra P/J

Session 4D : Microprocessor and DSP Architecture II (Room 205)Session Chair : 박기호 (삼성)

가변 길이 명령어 모드를 갖는 32-bit RISC 마이크로프로세서의 설계오민석, 박기현, 이광엽, 한진호*, 김영수*, 배영환*, 조한진*, 서경대학교 컴퓨터공학과, *ETRI 시스템 설계팀

IPv4 패킷 라우팅에 적합한 SMT 아키텍쳐 개발임정빈, 홍인표, 이용석, 연세대학교 전기전자 공학과

A 130nm Multiphase Clock Generator for 1.2GHz RISC MicroprocessorGunok Jung, Jin-Han Kim*, Seok-Soo Yoon*, Seok-Ryong Yoon*, Seok-Kyun Jung, Soo-Won Kim*, Chulwoo Kim*, Sung Bae Park, Samsung Electronics, *Korea Univ.

A pipelined/parallel optimized design for high performance DWT architecture이승권, 공진흥, 광운대학교

SoC 를 위한 가상 프로토타입 환경의 구현이승종, 기안도, 경종민*, 다이나릿 시스템, *한국과학기술원

Session 4E : R/F, Analog, Mixed-Signal Circuits IV (English Session) (Room 206)Session Chair : Jeongjin Roh (Hanyang Univ.)

New Switching Scheme for Current Steering DACHyung-Woan Koo, Young-Hyun Jun, Byung-Sung Kim, Dept. of Electronics Engineering SungKyunKwan Univ.

Design of Low-power 0.35um SiGe LNA for 5GHz Wireless ApplicationChristina F.Jou, Kuo-Hua Cheng, Ping Hung Liu, Cheng-Liang Chen, Microwave and Millimeter wave Laboratory, Dept. of Communication Engineering, National Chiao Tung Univ.

A Fully Integrated High Linearity Concurrent Triple-Band CMOS LNA Christina F. Jou, Kuo-Hua Cheng, Eing-Tsang Lu, Yang Wang, Microwave and Millimeter wave Laboratory, Dept. of Communication Engineering, National Chiao Tung Univ.

A 1.8V, 3GHz 16/17 Dual Modulus Prescaler in 0.35㎛ CMOS Technology Chanyoung Jeong, Changsik Yoo, Division of Electrical and Computer Engineering, Hanyang Univ.

A Fully Integrated 0.25-㎛ CMOS System on a Chip for a 915MHz FSK Radio TransceiverJeonghoon Lee, Seoncheol Kim, Kyoungshin Jin, Yunhee Kang, Younghoon Cho, Youngsik Kim, Handong Global Univ.

12:00-13:00 Lunch

13:00-14:30 CAD Tool Session A (Room 203A)Session Chair : 조중휘 (인천대)

HUINS Inc.Dynalith System Co.Advanced Digital Chips Inc.

CAD Tool Session B (Room 203B)Session Chair : 정연모 (경희대)

Page 9: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Mentor Graphics Co.Synopsys Inc.ACAD Corporation

Company Introduction (Room 204)Session Chair : 류광기 (한밭대)

Telechips Inc.Mtekvision Co.TOMATO LSI Inc.DAVAN Tech Co.

SOCware (Sweden) (Room 201)

Socware cluster-Get ready for wireless SoC DesignDr. Ciro Vasquez (Sr Project Manager, ISA, Sweden)

Strategic Integrated Electronic Systems Research at Linkoping UniversityMr. Mark Vesterbacka (Prof. in Electronic Systems, Linkoping University, Sweden)

The Acreo Socware Center and SocTrix, A multimode, multi-band tranceiver for WLAN & UMTS systemsMr. Michael Salter (Sr Project Manager, Acreo, Sweden)

14:30-14:50 Coffee Break

14:50-16:30 Session 5A : SOC Design Methodology III (Room 203A)Session Chair : 정의영 (삼성전자)

Effective CAM Macro Testing By Storing Match-Line State to Modified SRAM Cell Ho-Geun Shin, Young-Hyun Jun and Chil-Gee Lee, Dept. of Electronics Engineering SungKyunKwan Univ.

On-Chip Timing Measurement With Delay Locked Loops이종언, 전영현, 이칠기, 성균관대학교 전기전자 및 컴퓨터공학과

GALS을 위한 Two-Phase 1-of-N Data Encoding정은구, 이정근, 이동익, 광주과학기술원 정보통신공학과

Novel CMOS Level Converter For High-Speed and Low-Power Application Jong-Eon Lee, Bai-Sun Kong, Young-Hyun Jun, Chil-Gee Lee, *Dept. of Electronics Engineering Sungkyunkwan Univ., *School of Electronics Telecommunication and Computer Engineering Hankuk Aviation Univ.

A SoC Design of New 256-phase OPTO-ULSI Processor for Integrated Intelligent Photonic SystemSeung-Min Lee, D.I. Kim, Mike Myung-Ok Lee, D. Lucas*, S. K. Eshraghian*, School of Information and Communication Engineering, Dongshin Univ., *Centre for Very High Speed Microelectronic System, Edith Cowan Univ.

Session 5B : Testing, Simulation, Verification III (Room 203B)Session Chair : 김태훈 (Hynix)

Thread 구현에 의한 Heterogeneous 시스템 시뮬레이션의 성능 향상에 관한 연구양원석, 김우주, 황선영, 서강대학교 전자공학과

점진적 설계 방법론을 위한 하드웨어 기반 시뮬레이션 환경박봉일, 강창옥, 권영수*, 기안도, ㈜ 다이나릿 시스템, *한국과학기술원

SystemC로 구현된 하드웨어 명세의 정형 검증안영정, 방기석, 최진영, 김민숙*, 고려대학교, *LG이노텍

Cycle-Accurate Co-Emulation with SystemCAndo Ki, Bong-Il Park, Jae-Gon Lee*, Chong-Min Kyung*, Dynalith Systems, *Dept. of EECS, KAIST

VLSI 회로 연결선의 동적 전력 소모 계산법박중호, 정문성, 김승용, 김석윤, 숭실대학교 컴퓨터학과

Session 5C : High Speed Signal Interface II (Room 204)Session Chair : 김기홍(삼성전자)

고속 멀티드롭 버스를 위한 적응적 ISI 제거 방안이원주*, 유귀성, 이 훈, 한건희, *삼성전자 총괄 DSN ,연세대학교 전기전자공학과

Page 10: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

1.5Gbps 직렬 에이티에이 전송 칩 구현허정화, 박상봉, 한상윤*, 김양균*, 홍성혁*, 신영호*, 세명대학교 정보통신학과, *애트랩(주)

A 0.13um CMOS Parallel Link for 10Gbps Data TransmissionHeesoo Song, Dong-Won Yang, Deog-kyoon Jeong, Wonchan Kim, School of Electrical Engineering and Computer Science, Seoul National Univ.

An 128-phase PLL using interpolation techniqueHayun Chung, Deog-kyoon Jeong, Wonchan Kim, School of Electrical Engineering and Computer Science, Seoul National Univ.

클럭의 위상 연속성을 보장하는 클럭 이중화 제어 회로정태식, 이범철, 김봉태, ETRI 네트워크핵심기술연구부

Session 5D : Embedded System Software II (Room 205)Session Chair : 유민수 (한양대)

Shared Library and Execute-In-Place Support in MMU-less Embedded Systems박지용, 이재수, 홍성수, 김동환*, 장동은*, 서울대학교 전기 컴퓨터 공학부, *삼성전자 DS 총괄

Code Generation for Embedded processorMin wook Ahn, Yunheung Paek, School Of Electrical Engineering and Computer science Seoul National Univ.

Dynamic Voltage Scaling for Mixed Task Sets in Fixed-Priority SystemsDongkun Shin, Jihong Kim, School of Computer Science and Engineering Seoul National Univ.

Design and Evaluation of the Compressed Flash Translation Layer for High-Speed and Large-Scale Flash Memory Storages임근수, 반효경*, 김지홍, 고 건, 서울대학교 컴퓨터공학부, *이화여자대학교 컴퓨터학과

Implementation of the IGMP proxy protocol software for IP multicast based broadcasting services 전우형, 강성봉, 장동은, 삼성전자 System LSI 사업부 SOC 연구소 Mobile 사업개발 P/J

Session 5E : R/F, Analog, Mixed-Signal Circuits V (Room 206)Session Chair : 박성민 (울산대), 한건희 (연세대)

5.25 GHz SiGe Front-end Components for IEEE 802.11a WLAN ApplicationsNam Jin Song, Dohyong Kim, Jinwook Burm, Jin Soo Park*, Dept. of Electronic Engineering, Sogang Univ., *Samsung Advanced Institute of Technology

Subharmonically Pumped CMOS Frequency Conversion (Up & Down) Circuits with Octet-phases Quadrature LO generator for 2GHz WCDMA Direct Conversion Transceiver Applications Kwang-jin Koh, Mun-yang Park, Cheon-soo Kim ,Hyun-kyu Yu, Electronics and Telecommunication Research Institute (ETRI)

259~266의 분주율을 갖는 CMOS 듀얼 모듈러스 프리스케일러와 주파수 분주기의 설계김지겸, 정항근, 전북대학교 전자공학과

Asynchronous Wave Pipelined Adder Using Edge-Sensing Completion DetectionYong-Sung Ahn, Jin-Ku Kang, Dept. of Electronics Engineering Inha Univ.

A Highly Integrated 2.4 GHz CMOS Transceiver for 12 Mb/s Wireless Personal Area Networks and BluetoothSeok-Bong Hyun, Geum-Young Tak, Sun-Hee Kim, Byung-Jo Kim, Jinho Ko*, Seong-Su Park, Basic Research Laboratory ETRI, *Phychips

16:30-16:50 Coffee Break

16:50-18:30 Session 6A : Video/Audio Processor IIISession Chair : 김희석 (청주대)

Design of Modified Real Time Color Conversion System by Using a Distance and an Angle on CIE1931 Diagram Jooyoung Ha, Sungmin Kwak, Sangjin Lee, Bongsoon Kang, Dept. of Electronic Engineering, Dong-A Univ.

An Implementation of Division-Free Rasterizer for Perspective-Correct Texture FilteringDonghyun Kim, Lee-Sup Kim, KAIST

A Tournament Branch Predictor to Reduce the Power ConsumptionSung Woo Chung, Gi Ho Park, Sung Bae Park, Samsung Electronics

Page 11: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

스테레오 영상 시스템 구현을 위한 Platform 에 관한 연구임정균, 우찬종, 조종현, 강경식, 조중휘*, 인천대학교 전자공학과, *인천대학교 멀티미디어시스템공학과

고속 무선 LAN을 위한 신호 검출 및 심볼 타이밍 동기김형우, 한동석, 최영환*, 경북대학교 전자전기공학부, *아이앤씨테크놀로지

Session 6B : Testing, Simulation, Verification IV (Room 203B)Session Chair : 김영환 (포항공대)

Crosstalk-Aware Delay Calculation with Coupling CapacitanceTaehoon Kim, Changbum Im, Youngdoo Choi, Seongkwan Hong, CIO Design Automation Team, Hynix Semiconductor

Accurate Four-Terminal RF MOSFET Model Accounting for the Short-Channel Effect in the Source-to-Drain CapacitanceMinkyu Je, *Hyungcheol Shin, RF Project Team Samsung Electronics, *School of Electrical Engineering Seoul National Univ.

Monte Carlo simulation: methods and sample size effect evaluation for wafer level statistical bin limits determination with skewed data distributionsSungmin Park, Youngsig Kim, System LSI, Device Solution Network, Samsung Electronics

Interpolation 을 이용한 SAT 문제의 새로운 해결 방법 연구장민경, 최진영, 고려대학교 컴퓨터학과

Structural Information 을 이용한 SAT Preprocessor 의 구현 및 실험남명진, 최진영, 고려대학교 컴퓨터학과

Session 6C : Architecture/RTL/Logic/Layout Synthesis III (Room 204)Session Chair : 정기석 (홍익대)

A Fast Reed-Solomon Product-Code Decoder Without Redundant ComputationsHyun-Yong Lee, In-Cheol Park, Dept. of Electrical Engineering and Computer Science, KAIST

PCI Express의 데이터 연결 계층을 위한 효과적인 버퍼 관리 기법현유진, 장형식, 성광수, 영남대학교 전자공학과 집적회로 연구실

효율적인 라우팅 룩업을 위한 혼합 병렬 구조의 설계서대식, 윤성철*, 강성호, 연세대학교, *엠텍비젼

A Programmable High-Performance Geometry EngineChang-Young Han, Yeon-Ho Im, Lee-Sup Kim, Dept. of EECS, KAIST

SSO Noise 영향을 최소화 할 수 있는 chip 구조의 제안이석호, 김충빈, 이윤우, 허부영, 조창현*, 삼성전자 DS총괄 SYS LSI 사업부 기술개발실 제품기술팀 Media PE/TEST P/J, *삼성전자 DS총괄 SYS LSI 사업부 기술개발실 제품기술팀

Session 6D : Communication & Network Processor II (Room 205)Session Chair : 김영록 (서강대)

Content Switching Network Processor and Scalable Switch Fabric for Gigabit EthernetYou-Sung Chang, Member, IEEE, Ju-Hwan Yi, Hun-Seung Oh*, Seung-Wang Lee, Moo-Kyung Kang, Jung-Bum Chun, Jun-Hee Lee, Jin-Seok Kim, Sang-Ho Kim, Hee-Jae Jung*, Il-Sung Hong, Yong-Hwan Kim, Yu-Sik Lee, Chong-Min Kyung*, Member, IEEE, Paion, *KAIST

Memory-Based Low Density Parity Check Code Decoder Architecture Using Loosely Coupled Two Data Flows Se-Hyeon, In-Cheol Park, Dept. of Electrical Engineering and Computer Science, KAIST

A New Pipeline FFT Processor Based on Radix-2^4 AlgorithmJung-yeol Oh, Myoung-seob Lim, Division of Electronics and Information Engineering, Chonbuk National Univ.

FPGA implementation of CDMA2000 1xEVDV turbo decoder박성진, 최순재, 김민구, 김용석, 삼성전자 통신연구소 모뎀연구팀

OFDM DVB-T 수신 시스템 등화기의 디지털 신호 처리 플랫폼에서의 동작 효율성에 관한 실험유형석, 윤주현, 신정헌, 박찬섭*, 정해주*, 조준동, 성균관대학교 정보통신공학부 VADA Lab., *삼성전자 디지털 미디어 연구소 Video Lab

Session 6E : Channel/Security (Room 206)

Page 12: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Session Chair : 신동준 (한양대)

Efficient Signal Processor for Viterbi Decoding With Small Trace Back Latency Ju Hyung Hong, Weon Heum Park, Myung H. Sunwoo, Kyung Ho Kim*, School of Electrical and Computer Engineering, Ajou Univ., *Telecommunications R&D Center, Samsung Electronics

Efficient LDPC coding using a hybrid H-matrixJae-Sun Han, Chanho Lee, Dept. of Electronic Engineering, Soongsil Univ.

A Fast Hybrid Arithmetic Unit for Elliptic-Curve Public-Key System in the Galois FieldMoon-Gyung Kim, Yong-Surk Lee, Dept. of Electric and Electronic Engineering, Yonsei Univ.

A Compatible CCMP and OCB AES cipher for IEEE 802.11i Wireless LAN SecurityJoon Hyoung Shim, Jung Hee Suk, Dae Won Kim, Jun Rim Choi, School of Electronic Engineering, Kyungpook National Univ.

Design of a Serial Speaker Connection SystemMoonvin Song, Sang Won Park, Ohkyun Kwon, Yunmo Chung, Dept. of Electronic Engineering, Kyung Hee Univ.

13:00-14:50 Poster Session 3 (Lobby)Session Chair : 김진상 (경희대)

Transaction-level Modeling of MPEG-2 Video Decode Application in SystemC 2.0.1Samvit Kaul, Sreekanth M, Junhyung Um, Eui-young Chung, Kyu-Myung Choi, Jeong-Taek Kong, Soo-Kwan Eo, CAE Center, System LSI Devision, Device Solution Network, Samsung Electronics

상이한 프로토콜을 갖는 IP간의 통신을 위한 인터페이스 자동생성에 관한 연구서형선, 박창수, 이서훈, 황선영, 서강대학교 전자공학과

논리단 축소에 의한 고속 8b/10b 인코더/디코더 설계이현빈, 김태식, 염경원, 박성주, 전기만*, 한양대학교 전자컴퓨터공학부, *전자부품연구원 유비쿼터스 컴퓨팅 센터

An Synchronization Architecture Design of Multi-band UWB System김성근, 윤상훈, 정정화, 한양대학교 전자통신전파공학과

Register-Controlled DLL with Minimum Skew Detector Dong-Geun Baek, Dong-Ik Lee, Dept. of Information and Communication, Kwang-Ju Institute of Science and Technology

5GHz CMOS Voltage-Controlled Oscillator 설계권오준, 임진업, 최중호, 전상윤*, 서춘덕*, 이흥배*, 서울시립대학교 전자전기컴퓨터공학부, *삼성 종합기술원

multi-bit 델타-시그마 A/D 컨버터안태준, 정소영, 박정헌, 노정진, 한양대학교 전자 전기 제어 공학부

MIMO 시스템을 위한 V-BLAST 설계전인산, 김혁, 정희범, 김재석*, ETRI 집적회로연구부, *연세대학교 전기전자공학과

MPEG 오디오용 MDCT/IMDCT 의 VLSI 설계를 위한 자원 공유 에 관한 연구조양기, 송승완, 김희석*, 청주대학교 전자공학과, *청주대학교 정보통신공학부

휴대형 기기에 적합한 3차원 그래픽 렌더링 처리기우현재, 정종철, 이문기, 연세대학교

전력소모와 복호지연을 줄이기 위한 regular-LDPC 복호기의 구성김재범, 박현철, 서승범*, 한국정보통신대학교(ICU), *삼성종합기술원

32 비트 RISC 프로세서의 구현 및 효율적인 검증정근영, 박주성, 최병갑*, 부산대학교 전자공학과, *인천전문대학 전자과

램프 입력에 대한 RC-class 연결선의 지연시간 예측을 위한 해석적 연구김기영, 김창호, 김승용, 김석윤, 숭실대학교 컴퓨터학과

자가검출회로 내장의 자가치유시스템 설계성낙훈, 양현모, 오택진, 최호용, 충북대학교 반도체공학과

Customizing Real-Time Operating Systems with Aspect-Oriented Programming FrameworkJiyong Park, Seongsoo Hong, School of Electrical Engineering and Computer ScienceSeoul National Univ.

Page 13: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Appliance Control System Based on Embedded Linux최종무, 이호준, 정영석, 단국대학교 자연과학대학 정보컴퓨터학부

14:50-16:50 Poster Session 4 (Lobby)Session Chair : 김진상 (경희대)

SOC target H.264 복호 시스템의 system level verification 및 firmware 개발이미영, 조한진, 박성모, ETRI

SystemC를 이용한 MPEG TS Descrambler 모델링송형규, 김준형, 조준동, 성균관대학교

Level Shifter Design Technology for Wide Range OperatingY.W.Lee, M.J.Hong, B.Y.Huh, C.H.Cho, SAMSUNG ELECTRONICS

AMBA 기반의 그래픽 가속기 구현 기술 연구이성철, 김동순, 전자부품연구원

이동통신용 저전력 클럭동기 시스템을 위한 Skew-Detect Synchronous Mirror Delay김성렬, 정강민, 성균관대학교 전기 전자 및 컴퓨터공학

저 위상잡음 특성을 갖는 2.4GHz CMOS Quadrature 전압 제어 발진기소만석, 정항근, 전북대학교 전자공학과

A 5-Gb/s CMOS CLOCK AND DATA RECOVERY CIRCUIT FOR PARALLEL OPTICAL INTERCONNECTSJin Kyu Kwon, Tae Kwan Heo, Sang-Bock Cho, Sung Min Park, School of Electrical Engineering, Univ. of Ulsan

A DESIGN OF I/O INTERFACE MODULE FOR THE CONTACTLESS IC CARD Ji-Mann Park, Yong-Sung Jun, Young-Soo Park, Sung-Ik Jun, Kyo-IL Chung, IC Card Research Team, ETRI

효율적인 스케쥴러 구조의 설계최익성, 이범철, 김봉태, 김 형, 임신일, 황선영, ETRI 네트워크연구소 네트워크핵심기술연구부 스위칭기술팀

SoC 로봇 경기의 색상 분리를 위한 H/W 기반의 영상 전처리 장치 설계에 관한 연구김진헌, 이학대, 김승원, 서경대학교 컴퓨터 공학과

초점거리가 다른 두 영상을 이용한 화면 합성최광철, 김용석, 김경호, 삼정전자 통신연구소

ARM 코어 내장형 IPSec의 H/W S/W 통합 설계조혁준, 최준림, 경북대학교 전자공학과

SE1608-IP Benchmark and SoC ImplementationJunyoung Lee, Yong Ho Cha, Chang Hoon Cho, Jinyoung Park, Daesup Shim, Byung-Gueon Min, R&D Center, Advanced Digital Chips

Design and Verification of a PCI Express Behavioral Model김영우, 김선욱, 류원석, 박 경, ETRI

에뮬레이션을 이용한 MPEG-4 비디오 코덱 SoC 검증 방법신경선, 김익균, 김상필, 조한진, 전자통신연구원 시스템 IC 설계팀

내장형 RISC 코어의 기능 검증을 위한 바이어스 랜덤 벡터 생성기 설계 권오현, 양훈모, 이문기, 연세대학교

저전력 코드 생성 retargetable 컴파일러 개발에 관한 연구강은숙, 박창욱, 황선영, 서강대학교 전자공학과

OFDM 방식의 디지털 방송 수신 시스템 복조기의 디지털 신호 처리 플랫폼에서의 효율성에 관한 연구윤주현, 유형석, 신정헌, 박찬섭*, 정해주*, 조준동, 성균관대학교 정보통신공학부 VADA Lab., *삼성전자 디지털 미디어 연구소 Video Lab.

Page 14: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Tutorial & Invited Talk

Wednesday, November 5, 2003 (Room 201)

11:00-12:00

Invited Talk 1Session Chair : Young Hyun Jun (Samsung Electronics)Yunmo Chung (Kyung Hee Univ.)

Overview of nanotechnology and the national program for tera-level nanodevicesDr. Jo-Won Lee (Director of the national program for tera-level nanodevices)

15:00-15:50

Invited Talk 2Session Chair : Jeong-Taek Kong (Samsung Electronics)

SoC Design Challenges and Global IC Design RaceLung Chu (Vice President and GM of MAGMA)

15:50-16:40

Tutorial 1Session Chair : Jihong Kim (Seoul National)

Intelligent Energy Management for Portable Embedded SystemsDr. Krisztian Flautner (Principal Researcher at ARM)

Thursday, November 6, 2003 (Room 201)

10:20-11:10

Invited Talk 3Session Chair : Kyeongsoon Cho (Hankuk Univ. of Foreign Studies)

Issues in System on the Chip ClockingProf. Vojin G. Oklobdzija (Univ. of California)

11:10-12:00

Invited Talk 4Session Chair : Shin-Il Lim (Seokyeong Univ.)

SoC 산업 동향 및 KETI 연구 방향Kyeung-hak Seo (Senior Vice President of KETI)

14:50-15:40

Invited Talk 5Session Chair : Sung Bae Park (Samsung Electronics)

Designing for Tomorrow, TodayTudor Brown (COO of ARM)

15:40-16:30

Tutorial 2Session Chair : Duck Hyunn Chang (Samsung Electronics)

SoC Design for Biomedical ApplicationsProf. Sung June Kim (Seoul National Univ.)

16:50-17:40

Tutorial 3Session Chair : Hi Seok Kim (Chungju Univ.)

디지털 TV SOC 설계Dr. Seung-Jong Choi (LG Electronics)

17:40-18:30

Tutorial 4Session Chair : Jeong Hang-Geun Chonbok National University

MEMS를 SoC의 차별화 포인트로..Dr. Gi Moo Song (Vice President, MEMS Lab of S.A.I.T)

Page 15: SOC Design Conference 2003 - SNU DALdal.snu.ac.kr/~sdc/sdc03_program.pdf · 성능과 복잡도의 최적화를 위한 분할 구조의 곱셈기 설계 엄상현, 신현철, 한양대학교

Sponsors

삼성전자 KETI Hynix Socware 텔레칩스

Synopsys Korea 토마토 LSI 엠텍비젼

멘토그래픽스 LG 전자㈜

휴인스연세대학교

아식설계공동연구소고려대학교

반도체기술 연구소

다윈텍다이나릿

에이디칩스 ACAD 다반 테크

후원해 주셔서 감사합니다.