Laboratorio No3

Embed Size (px)

Citation preview

Laboratorio No3: Registros

Flip Flop D:

Este pestillo explota el hecho de que, en las dos combinaciones de entrada activas (01 y 10) de un pestillo SR cerrada, R es el complemento de S. La etapa NAND de entrada convierte la entrada D dos estados (0 y 1) a la entrada de estos dos combinaciones para el siguiente pestillo de SR por inversin de la seal de entrada de datos. El bajo estado de la seal de activacin produce la inactividad combinacin "11". As, un D-pestillo cerrada puede ser considerado como una sola entrada sincrnica SR pestillo. Esta configuracin impide la aplicacin de la combinacin de entrada restringida. Tambin se conoce como cierre transparente, cerrojo de datos, o simplemente pestillo cerrada. Tiene una entrada de datos y una seal de habilitacin (a veces llamado reloj o control). La palabra transparente proviene del hecho de que, cuando la entrada de habilitacin est activada, la seal se propaga directamente a travs del circuito, de la entrada D a la salida Q.

Transparente pestillos se utilizan tpicamente como puertos de E / S o en los sistemas asncronos o sncronos en sistemas de dos fases (sistemas sncronos que utilizan un reloj de dos fases), donde dos pestillos que operan en diferentes fases de reloj prevenir la transparencia de los datos como en un maestro-slave flip-flop.Los cerrojos estn disponibles como circuitos integrados, por lo general con mltiples pestillos por chip. Por ejemplo, 74HC75 es un cierre transparente del cudruple de la serie 7400.

74194:

Registros de DesplazamientoEs un circuito digital que acepta datos binarios de una fuentede entrada y luego los desplaza, un bit a la vez, a travs deuna cadena de flip-flops.Este sistema secuencial es muy utilizado en los sistemas digitales. Un ejemplode esto se ve en las calculadoras comunes, donde al escribir una cifra de varios nmeros, se nota que el primer nmero pulsado le cede espacioa los dems corrindose a la izquierda, donde adems se notaque hay caractersticas de memoria porque se mantienen visualizados los nmerospulsados.Los registros de desplazamiento son construidos a partir de flip-flops. Adems de tener caractersticas de memoria y la funcin de desplazar datos, tambin se utilizan para convertir datos serie a paralelo y paralelo a serie.74259:

Es un circuito digital que acepta datos binarios de una fuentede entrada y luego los desplaza, un bit a la vez, a travs deuna cadena de flip-flops.Este sistema secuencial es muy utilizado en los sistemas digitales. Un ejemplode esto se ve en las calculadoras comunes, donde al escribir una cifra de varios nmeros, se nota que el primer nmero pulsado le cede espacioa los dems corrindose a la izquierda, donde adems se notaque hay caractersticas de memoria porque se mantienen visualizados los nmerospulsados.Los registros de desplazamiento son construidos a partir de flip-flops. Adems de tener caractersticas de memoria y la funcin de desplazar datos, tambin se utilizan para convertir datos serie a paralelo y paralelo a serie.

CONCLUSIONES:

1. Implementar el registro SISO mostrado en la Figura 1. Analice su funcionamiento, desarrolle la Tabla de estados y construir el diagrama de estados; considerando el dato DATA: 1011.(Sugerencia Usar IC 74LS74).

a) Analizando su funcionamiento:

INPUT=1 RESET=1

CLK

Q4Q3Q2Q1

b) Tabla de estados:

PrClDCLKQn+1

00XX----

01XX1

10XX0

11111

11010

11X0Qn

2. Implementar el registro SIPO mostrado en la Figura 1. Analice su funcionamiento, desarrolle la Tabla de estados y construir el diagrama de estados; considerando el dato DATA: 1101. (Sugerencia Usar IC 74LS74).

a) Analizando su funcionamiento:

INPUT=1 RESET=1

b) Tabla de estados:

PrClDCLKQn+1

00XX----

01XX1

10XX0

11111

11010

11X0Qn

4. Implementar el registro de almacenamiento sncrono de 4 bits mostrado en la figura 4, analice su funcionamiento.

5. Funcion

00Mantiene estado

01Desplazamiento a la derecha

10Desplazamiento a la izquierda

11Carga en paralelo

6. Analizar el funcionamiento del IC 74LS259, como registro direccionable, compruebe su tabla de verdad y diagrama de tiempo.

Tabla de verdad: