1. ARQUITECTURA DE COMPUTADORAS TEMA: INVESTIGACIN
SISTEMAS
2. ESTRUCTURACINDEBUSES
ExistendosorganizacionesfsicasdeoperacionesE/Squetienenqueverconlos
busesqueson: Bus nico No permite un controlador DMA (todo se
controla desde la CPU), mientras que el bus dedicado si que soporta
este controlador. ventaja del bus nico es su simplicidad de
estructura que le hace ser ms econmico, pero no permite que se
realice a la vez transferencia de informacin entre la memoria y el
procesador y entre los perifricos y el procesador. Bus dedicado
Este bus especial que utiliza el bus dedicado tiene 4 componentes
fundamentales: Datos: Intercambio de informacin entre la CPU y los
perifricos. Control: Lleva informacin referente al estado de los
perifricos (peticin de interrupciones). Direcciones: Identifica el
perifrico referido. Sincronizacin: Temporiza las seales de
reloj.
3. BUS PCI Funcionamiento: Opera en lneas multiplexadas para
direccin y datos. Esto le permite reducir el nmero de contactos
necesarios entre los conectores y las tarjetas de extensin: las
mismas 32 lneas son utilizadas alternativamente como bus de
direccin y como bus de datos. El principal defecto de este bus en
su versin puramente PCI, es el ancho de banda que es compartido por
todos los elementos conectados al bus: demasiadas tarjetas hijas
instaladas hacen caer el rendimiento del bus.
4. Los diferentes buses PCI Los principales PCI 1.0: el ms
antiguo. No fue muy utilizado PCI 2.0 y 2.1: Salido de las
especificaciones del grupo PCI-SIG, fue muy utilizado hasta finales
del ao 1990. PCI 2.2: bus 32 bits a 33 MHz (como el anterior, con
un ancho de banda mximo de 133 MB/s) es el ms utilizado, aun
presente en las placas madre actuales. Los menos conocidos PCI-X o
PCI pro: bus 64 bits a 133 MHz (con un ancho de banda mximo de 1066
MB/s), utilizado principalmente en las estaciones de trabajo y
servidores. PCI-X 2.0: 266 MHz (con un ancho de banda mximo de 2133
MB/s), una evolucin del primer PCI pro. Mini PCI: es el PCI 2.2 en
un formato reducido con el objetivo de ser integrado a los PC
porttiles.
5. LOCAL BUS XT El bus XT al 1980, funcionaba a la misma
velocidad que los microprocesadores de la poca, los 8086 y 8088, a
4.77 MHz; y su amplitud de banda era de 8 bits. La arquitectura XT
es una arquitectura de bus de 8 bits usada en los PC con
procesadores Intel 8086 y 8088, como los IBM PC e IBM PC XT en los
80. Precede a la arquitectura AT de 16 bits usada en las mquinas
compatibles IBM Personal Computer/AT. El bus XT tiene cuatro
canales DMA, de los que tres estn en los slots de expansin.
6. BUS ISA La versin original del bus ISA (Arquitectura estndar
de la industria) que apareci en 1981 con PC XT fue un bus de 8 bits
con una velocidad de reloj de 4,77 MHz. El bus ISA admiti el bus
maestro, es decir, permiti que los controladores conectados
directamente al bus se comunicaran directamente con los otros
perifricos sin tener que pasar por el procesador. Una de las
consecuencias del bus maestro es sin dudas el acceso directo a
memoria (DMA).
7. CARACTERISTICAS BUS ISA ISA se podra considerar una ranura
de expansin de segunda generacin. Este tipo de ranuras de expansin
generan un cuello de botella cuanto mayor velocidad tenga el
microprocesador. Son 2 capacidades de datos que manejan: ISA-8 bits
e ISA-16 bits. Fsicamente son diferentes las ranuras de expansin,
la de 8 bits es de menor tamao que la de 16 bits. La ranura ISA 16
bits soporta tambin dispositivos ISA 8 bits, mas no a la inversa.
Tienen una velocidad de transferencia de hasta 20 Megabytes/s
(MB/s). Cuentan con una velocidad interna de trabajo de 4.77 MHz, 6
Mhz, 8 MHz y 10 MHz. Cuenta con una funcin llamada "bus master"
mando a nivel de bus, que permite trabajar de manera directa con la
memoria RAM.
8. BUS AT AT-Bus: la placa base del AT cuenta con un bus de
datos de 16 bits y un bus de direcciones de 24 bits que era
retrocompatible con las tarjetas de expansin de los IBM PC/PC
XT(con un bus de datos de 8 bits y un bus de direcciones de 20
bits) La arquitectura AT se convirti en un estndar ad-hoc de la
industria. Las fuentes de alimentacin y placas base que caban en
una caja AT solan caber en otra, pero las especificaciones no eran
universales y en ocasiones haba incompatibilidades.
9. BUS EISA Es una ranura de expansin, bus de expansin "Slot"
es un elemento que permite introducir dentro de si, otros
dispositivos llamados ta rjetas de expansin (son tarjetas que se
introducen en la ranura de expansin y dan mas prestaciones al
equipo de cmputo).
10. BUS MICRO CHANEL El bus MCA (Micro Channel Architecture)
fue creado por IBM con la intencin de superar las limitaciones que
presentaba el bus ISA. Fue diseado por Chet Heath.1 El diseo MCA
(Micro Channel Arquitecture) permita una ruta de datos de 32 bits,
ms ancha, y una velocidad de reloj ligeramente ms elevada de 10
Mhz, con una velocidad de transferencia mxima de 20 Mbps frente a
los 8 Mbps del bus ISA.