17
1 0 A B Out 1 1 0 0 1 0 AND 0 A B Out 1 0 1 1 0 1 1 0 0 1 0 1 1 Invi o Invi o Invi o Corrisponde alla negazione dell’operazione AND AND

PORTE LOGICHE

Embed Size (px)

Citation preview

Page 1: PORTE LOGICHE

1

0

A

B

Out1

1

0

0

1

0

AND

0

A B Out

1 0 1

1 01

10 0

10 1

1

InvioInvioInvio

Corrisponde allanegazione

dell’operazione AND

AND

Page 2: PORTE LOGICHE

1

0

A

B

Out1

1

0

0

1

0

NAND

0

A B Out

1 0 1

1 01

10 0

10 1

1

InvioInvioInvio

Corrisponde allanegazione

dell’operazione AND

NAND

Page 3: PORTE LOGICHE

1

0Out

A

B1

1

0

0

1

0

NOR

0

A B Out

1 0

01 1

10 0

0 1

1

InvioInvioInvio

Corrisponde allanegazione

dell’operazione OR

NOR 0

0

Page 4: PORTE LOGICHE

1

0Out

A

B1

1

0

0

1

0

XOR

0

A B Out

1 0

1 1

1

0 0

0 1

1

InvioInvioInvio

Restituisce 1se in ingresso si ha

un solo 1

XOR0

0

1

Page 5: PORTE LOGICHE

1

0Out

A

B1

1

0

0

1

0

XNOR

0

A B Out

1 0

1 1

10 0

0 1

1

InvioInvioInvio

Corrisponde allanegazione

dell’operazione XOR

XNOR 0

0

1

Page 6: PORTE LOGICHE

NOT: derivato da NAND

0

A Out

1 0

10

1

Invio

OutA10

Page 7: PORTE LOGICHE

1

01

1

0

0

1

00

A B Out

1

InvioInvioInvio

A

B

Out

1 0

1 1

0 00 1

0

0

1

0

AND: derivato da NAND

Page 8: PORTE LOGICHE

1

01

1

0

0

1

0

0

A B Out

1

InvioInvioInvio

OR: derivato da NAND

OutA

B

Page 9: PORTE LOGICHE

10

S Out

Invio

Multiplexer

Out

B

S

A

A

B—

A—

B

1

1

A

A

B

BInvio

Inputoutput

0 11 inp

A

B

S

Out

1

1

A

B

S

Out

1

1

1

11

0

Invio

Page 10: PORTE LOGICHE

ABCDEFGH

S0S1S2

Out

Multiplexer

Invio

Dispositivo in grado di selezionare1 uscita

scegliendola tra 2n ingressi

tramiten linee di controllo

Out

ABCDEFGH

S0S1S2

A

A

A

B

B

B C D E F G H

Page 11: PORTE LOGICHE

1

0

Flip Flop

Qn+1R S

Inputoutput

0 11 inp

R

S

Q

Q

Qn

Invio

1

0

Invio

1

1

Qn

—Qn

Qn

Invio

0

0

Invio

QR

S—Q

Page 12: PORTE LOGICHE

Flip Flop

Qn+1R S

Qn

R

S

Q

Q

Invio Invio Invio Invio

Page 13: PORTE LOGICHE

Flip - Flop

Invio

QR

S—Q

Memorizzare 1

Mantenere lo stato 1

QR

S—Q

Qn =

QR

S—Q

Memorizzare 0

Mantenere lo stato 0

QR

S—Q

Qn =

Qn+1R S

Qn

Page 14: PORTE LOGICHE

Flip - Flop

Invio

PF

Q0QR

S

5V

R

5V

R

ATTIVAil movimento del cancello

PM PF FERMAil movimento del cancello

Pulsanti in riposo

ingressi R e S Uscita mantiene il livello precedente

INIZIO MovimentoPM attivo ; PF riposo Pulsanti:

Cancello:

ingresso S : ingresso R :

Uscita :

IN MovimentoPM riposo ; PF riposo Pulsanti:

Cancello:

ingresso S : ingresso R :

Uscita : Q0 =

FINE MovimentoPM riposo ; PF attivo Pulsanti:

Cancello:

ingresso S : ingresso R :

Uscita :

FERMOPM riposo ; PF riposo Pulsanti:

Cancello:

ingresso S : ingresso R :

Uscita : Q0 =

InvioInvioInvio

PM

PF

PM

Page 15: PORTE LOGICHE

Addizionatore

Qn+1R S

Qn

R

Invio

+

+

R

Somma di un bit

Somma

Riporto

+ = e

+ =S

R

e

+ =S

R

e

S R

A B

Tavola della libertà

S

R

A

B

Page 16: PORTE LOGICHE

Addizionatore

Qn+1R S

Qn

R

Invio Invio Invio Invio

Somma

+

Riporto

S

+

RS

+

R

Somma di un bit

Page 17: PORTE LOGICHE

Flip Flop

Qn+1R S

Qn

R

S

Q

Q

Inputoutput

1 0

0 inp

1

01

0

1

10

0

Invio Invio Invio Invio