Laboratorio N°5-Digitales

  • Upload
    rivermg

  • View
    19

  • Download
    0

Embed Size (px)

DESCRIPTION

laboratorio UNI

Citation preview

  • 5/22/2018 Laboratorio N5-Digitales

    1/5

    Universidad Nacional de Ingeniera

    Facultad de Ingeniera Elctrica y Electrnica

    Informe Final de Laboratorio de Sistemas Digitales I

    QUINTO LABORATORIO DE SISTEMAS DIGITALES I

    1. Implementar un contador Johnson de 4 bits, utilizando el shift register universal 74x194, Leds ylgica combinacional.

    Tabla de estados de un contador Johnson de 4 bits.

    Contador Johnson bsico de 8 estados y 8 bits.

    Diagrama de temporizacin para un contador Johnson de 4 bits.

    Nombre del estado Q3 Q2 Q1 Q0 Decodificacin

    S1 0 0 0 0 Q3'.Q0'

    S2 0 0 0 1 Q1'.Q0

    S3 0 0 1 1 Q2'.Q1

    S4 0 1 1 1 Q3'.Q2

    S5 1 1 1 1 Q3.Q0

    S6 1 1 1 0 Q1.Q0'

    S7 1 1 0 0 Q2.Q1'

    S8 1 0 0 0 Q3.Q2'

  • 5/22/2018 Laboratorio N5-Digitales

    2/5

    Universidad Nacional de Ingeniera

    Facultad de Ingeniera Elctrica y Electrnica

    Informe Final de Laboratorio de Sistemas Digitales I

    Contador Johnson de 8 estados, 4 bits, con autocorreccin.

    Diagrama de temporizacin para un contador Johnson de 4 bits con autocorreccin.

    Un contador Johnson de n bits tiene 2n-2n estados anormales, en un contador de 4 bits este nmero

    ser de 8.

    2. Disear un circuito secuencial sncrono, siguiendo el tutorial que se adjunta, que consiste en

    implementar un circuito que compute los nmeros Fibonacci usando un sumador y registros. (lasecuencia Fibonacci es 0, 1, 1, 2, 3, 5, 8,), el data path debe ser de 8 bits de ancho, de talforma que pueda ser probado con la tarjeta de desarrollo UP1 de Altera. Para el desarrollo deltutorial se usar el entorno grfico utilizando las libreras parametrizadas del Max-Plus II deAltera lpm. Tambin es necesario inicializar la memoria ROM mediante el archivo hex7seg.mif,que debe ser consignado cuando se ponen los parmetros de la lpm_rom seleccionada desde lalibrera mega_lpm.

  • 5/22/2018 Laboratorio N5-Digitales

    3/5

    Universidad Nacional de Ingeniera

    Facultad de Ingeniera Elctrica y Electrnica

    Informe Final de Laboratorio de Sistemas Digitales I

  • 5/22/2018 Laboratorio N5-Digitales

    4/5

    Universidad Nacional de Ingeniera

    Facultad de Ingeniera Elctrica y Electrnica

    Informe Final de Laboratorio de Sistemas Digitales I

    Simulacin en Max plus II de la serie de Fibonacci

    3. Disear un circuito para escribir y leer en una memoria RAM 6116, en las primeras 256 posiciones, encada posicin de memoria debe escribirse un dato que corresponda a la direccin, por ejemplo ladireccin 0 debe contener el dato 0, la direccin 255 debe tener el dato 255.

  • 5/22/2018 Laboratorio N5-Digitales

    5/5

    Universidad Nacional de Ingeniera

    Facultad de Ingeniera Elctrica y Electrnica

    Informe Final de Laboratorio de Sistemas Digitales I

    Simulacin de la memoria RAM 6116