Upload
others
View
8
Download
0
Embed Size (px)
Citation preview
EVALUATION KIT AVAILABLE
本データシートは日本語翻訳であり、相違及び誤りのある可能性があります。 設計の際は英語版データシートを参照してください。
価格、納期、発注情報についてはMaxim Direct (0120-551056)にお問い合わせいただくか、Maximのウェブサイト (japan.maximintegrated.com)をご覧ください。
USBバッテリチャージャ検出器
19-5821; Rev 0; 3/11
型番/選択ガイド
概要MAX14578E/MAX14578AEは、USB Battery Charging Revision 1.1に準拠したUSBチャージャ検出器です。USBチャージャ検出回路は、USBスタンダードダウンストリームポート(SDP)、USBチャージングダウンストリームポート(CDP)、またはデディケーテッドチャージャポート(DCP)を検出し、外部リチウムイオン(Li+)バッテリチャージャを制御します。
これらのデバイスは、データコンタクト検出、D+/D-短絡検出、チャージングダウンストリームポート識別、およびオプションのUSBデッドバッテリ充電サポートを含む、USB Battery Charging Revision 1.1準拠の検出ロジックを実装しています。デッドバッテリ充電サポートは、I2C通信によって制御される45分(max)の充電タイマーおよび過放電バッテリ電圧モニタを備えています(MAX14578Eのみ)。MAX14578AEは、イネーブル(EN)入力およびLDO出力を備えています。
さらに、内蔵USBスイッチは、Hi-Speed USB、Full-Speed USB、およびLow-Speed USB信号に準拠しています。これらのデバイスは、低オン抵抗、低オン抵抗平坦性、および超低容量を備えています。また、これらのデバイスはCD+およびCD-端子に最大±15kVヒューマンボディモデルの高いESD保護を備えています。
さらに、MAX14578E/MAX14578AEはD+/D-上の抵抗分圧器回路の識別が可能なAppleおよびSonyチャージャ検出を備えています。
MAX14578E/MAX14578AEは、12バンプ、0.4mmピッチ、1.3mm x 1.68mmのWLPパッケージで提供され、-40〜+85の拡張温度範囲で動作します。
特長♦♦ USB Battery Charging Revision 1.1に準拠
♦♦コネクタ挿入検出用のデータコンタクト検出
♦♦ USBデッドバッテリ充電サポート
♦♦ チャージングダウンストリーム検出
♦♦ Apple/Sonyチャージャ検出
♦♦ 専用チャージャ検出
♦♦ 中国のYD/T1591準拠チャージャ検出
♦♦ チャージャ検出プロセス中は内蔵スイッチによってUSBトランシーバを絶縁
♦♦ VBUS接続は28Vに対応
♦♦ デバイス状態変化割込み
♦♦ 低消費電流
♦♦ CD+およびCD-の高ESD保護 ±15kVヒューマンボディモデル ±8kV IEC 61000-4-2接触放電
アプリケーションDSCおよびカムコーダ
メディアプレーヤー
携帯電話
電子書籍リーダ
MID (モバイルインターネットデバイス)
+は鉛(Pb)フリー/RoHS準拠パッケージを表します。T = テープ&リール。
PART I2C EN LDO TEMP RANGE PIN-PACKAGE TOP MARK
MAX14578EEWC+T Yes No No -40NC to +85NC 12 WLP +ABW
MAX14578AEEWC+T No Yes Yes -40NC to +85NC 12 WLP +ABX
MAX14578E/MAX14578AE
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions for extended periods may affect device reliability.
(All voltages referenced to GND.)BAT, INT, SDA, SCL, CE0, CE1, CE2, EN .......... -0.3V to +6.0VLOUT ........................................... -0.3V to (VB + 0.3V, 6V) (min)VB ..........................................................................-0.3V to +30VSwitch Disabled or CP_ENA = 1 (Note 1)
CD+, CD- ........................................ -2.1V to (VSWPOS + 0.3V) TD+, TD- ......................................... -0.3V to (VSWPOS + 0.3V)
Switch Enabled or CP_ENA = 0 (Note 2) CD+, CD-, TD+, TD- .......................-0.3V to (VVCCINT + 0.3V)
Continuous Current into LOUT ..................................... ±150mAContinuous Current into Any Other Terminal .................. ±50mAContinuous Power Dissipation (TA = +70NC)
WLP (derate 13.7mW/NC above +70NC) ................. 1096mWOperating Temperature Range ........................ -40NC to +85NCJunction Temperature .................................................. +150NCStorage Temperature Range ......................... -65NC to +150NCSoldering Temperature (reflow) ......................................+260NC
WLP Junction-to-Ambient Thermal Resistance (BJA) ..........73°C/W Junction-to-Case Thermal Resistance (BJC) .............. 30°C/W
ELECTRICAL CHARACTERISTICS(VBAT = +2.8V to +5.5V, VB = +3.5V to +5.5V, TA = -40NC to +85NC, unless otherwise noted. Typical values are at VBAT = +3.6V, VB = +5.0V, TA = +25NC.) (Note 4)
ABSOLUTE MAXIMUM RATINGS
PACKAGE THERMAL CHARACTERISTICS (Note 3)
Note 1: VSWPOS = (VVCCINT or 3.3V) (min)Note 2: VVCCINT = (VBAT, [(VB or 4.2V)(min)]) (max)
Note 3: Package thermal resistances were obtained using the method described in JEDEC specification JESD51-7, using a four-layer board. For detailed information on package thermal considerations, refer to japan.maxim-ic.com/thermal-tutorial.
PARAMETER SYMBOL CONDITIONS MIN TYP MAX UNITS
DC CHARACTERISTICS
Supply Voltage RangeVBAT 2.8 5.5
VVB 3.5 28
Internal Positive Switch Regulator
VSWPOS 3.25 3.4 3.6 V
Internal Negative Switch Regulator
VSWNEG -2.06 -1.90 -1.76 V
VBAT UVLO VBATUVLO VBAT = 4.2V, VB = 0V 0.90 1.65 2.45 V
VBUS UVLO VBUSUVLO VBAT = 0V, VB = 5.5V 1.0 1.33 3.30 V
2 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
ELECTRICAL CHARACTERISTICS (continued)(VBAT = +2.8V to +5.5V, VB = +3.5V to +5.5V, TA = -40NC to +85NC, unless otherwise noted. Typical values are at VBAT = +3.6V, VB = +5.0V, TA = +25NC.) (Note 4)
PARAMETER SYMBOL CONDITIONS MIN TYP MAX UNITS
BAT Supply Current IBAT
MAX14578E
VBAT = +3.6V, VB = 0V, CP_ENA = 0, USBSWC = 0
1 2.5
FA
VBAT = +4.2V, VB = 0V, CP_ENA = 1, USBSWC = 1,VSDA = VSCL = 1.8V
34.5 59
MAX14578AE
VBAT = +3.6V, VB < VVBRAW, VEN = +3.6V
1 2.5
VBAT = +4.2V, VB = 0V, VEN = 0V
1.3 30
Supply current increase when VEN = 1.6V, VBAT = +4.2V
1.3 3.5
VB Supply Current IVB
MAX14578EVB = +5.5V, CP_ENA = 0, USBSWC = 0
87 140
FA
MAX14578AE
VB = +5.5V, VEN = 0V
190 2.95
VB = +5.5V, VEN = +5.5V
75 125
LOUT (LDO OUT) (MAX14578AE ONLY)
LOUT Current Limit ILOUT 95 mA
LOUT Voltage VLOUTILOUT = 10mA, VB = 5.0V 4.87 4.94
VILOUT = 0mA, VB = 6.0V 4.0 5.3 5.5
LOUT Debounce Time tLOUT_DEB VB = 5.0V to VLOUT = 4.5V 20 ms
LOUT Turn-On Time 100 Fs
Themal Shutdown +141 NC
Themal Shutdown Hysteresis 20 NC
CHARGER DETECTION
VDP_SRC Voltage VDP_SRC 0.5 0.7 V
VDAT_REF Voltage VDAT_REF 0.25 0.4 V
VLGC Voltage VLGC 0.8 2.0 V
IDP_SRC Current IDP_SRC 6.6 11 FA
CD+ and CD- Sink CurrentICD+_SINKICD-_SINK
50 150 FA
RCD Resistance RCD 200 330 500 kI
TD+ Pulldown Resistor RTD+_DWN 15 20 25 kI
TD- Pulldown Resistor RTD-_DWN 14.25 24.8 kI
Charger Detection Weak Sink IWEAK 0.18 FA
Maxim Integrated 3
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
ELECTRICAL CHARACTERISTICS (continued)(VBAT = +2.8V to +5.5V, VB = +3.5V to +5.5V, TA = -40NC to +85NC, unless otherwise noted. Typical values are at VBAT = +3.6V, VB = +5.0V, TA = +25NC.) (Note 4)
PARAMETER SYMBOL CONDITIONS MIN TYP MAX UNITS
VBUS25 Ratio VBUS25Reference ratio for special charger as a percentage of VBUS voltage, VB = 5V
24 26 29 %
VBUS47 Ratio VBUS47Reference ratio for special charger as a percentage of VBUS voltage, VB = 5V
44 47 50 %
VBUS60 Ratio VBUS60 57.5 60.3 63.5 %
DCD M Time tMDEB All comparators 20 30 40 ms
DCD C Time tCDEB All comparators 5 ms
DCD Timer 2 s
Charger-Detect Source Time tDP_SRC_ONDCHK = 0 40
msDCHK = 1 625
Charger-Detect-Type Detection Time
tDP_RES_ON 120 ms
Charger-Detect Delay Time tDP_SRC_HICRNT 40 80 ms
VB Attach to CE1 and CE2 Output Time
tVBSW
From VB > VVBDET or CHG_TYP_M = 1 (DCHK = 0) to CE1 and/or CE2 change
520
msFrom VB > VVBDET or CHG_TYP_M = 1 (DCHK = 1) to CE1 and/or CE2 change
1450
VB Raw-Detect Threshold VVBRAW 1.7 2.6 3.5 V
VB-Detect Threshold VVBDET 3.2 3.5 3.3 V
VB-Detect Threshold Hysteresis
VVBDET_HYS 38 50 mV
USB ANALOG SWITCHES (CD-, CD+)
Analog-Signal Range VDN2, VDP2CP_ENA = 0 (MAX14578E) 0 VVCCINT
VCP_ENA = 1 VSWNEG VSWPOS
On- Resistance RONUSBVBAT = +3.0V, ICD+ = ICD- = 10mA, VCD+, VCD- = 0 to +3.0V
3.3 6 I
On -Resistance Match Between Channels
DRONUSBVBAT = +3.0V, ICD+ = ICD- = 10mA, VCD+, VCD- = +400mV
0.5 I
On -Resistance Flatness RFLATUSBVBAT = +3.0V, ICD+ = ICD- = 10mA, VCD+, VCD- = 0 to +3.3V
0.06 0.26 I
Off-Leakage Current ILUSB(OFF)
VBAT = 4.2V, switch open, VCD+ = VCD- = +0.3V or +2.5V; VTD+ or VTD- = +2.5V or +0.3V
-360 +360 nA
On-Leakage Current ILUSB(ON)VBAT = 4.2V, switch closed, VCD+ or VCD- = +0.3V or +2.5V
-360 +360 nA
DIGITAL SIGNALS (INT, SCL, SDA, EN, CE0, CE1, CE2)Input Logic-High VIH 1.4 V
Input Logic-Low VIL 0.4 V
Input Leakage Current IINLEAK -1 +1 FA
Open-Drain Low VODOL ISINK = 1mA 0.4 V
4 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
Note 4: All units are 100% production tested at TA = +25NC. Limits over the operating temperature range are guaranteed by design and not production tested.
Note 5: Guaranteed by design; not production tested.
ELECTRICAL CHARACTERISTICS (continued)(VBAT = +2.8V to +5.5V, VB = +3.5V to +5.5V, TA = -40NC to +85NC, unless otherwise noted. Typical values are at VBAT = +3.6V, VB = +5.0V, TA = +25NC.) (Note 4)
PARAMETER SYMBOL CONDITIONS MIN TYP MAX UNITS
Output Logic-High VOH ISOURCE = 1mA VIO - 0.2
V
Output Logic-Low VOL ISINK = 1mA 0.2 V
DYNAMIC (Note 5)
Charge-Pump Delay Time tCP CP_ENA from 0 to 1 until switch on 1 ms
Analog-Switch Turn-On Time tONMAX14578E, I2C STOP to switch on, RL = 50I
0.1 1 ms
Analog-Switch Turn-Off Time tOFFMAX14578E, I2C STOP to switch off, RL = 50I
0.1 1 ms
Break-Before-Make Delay Time
tBBM RL = 50I, TA = +25NC > 0 Fs
Off-Capacitance COFF
TD-, TD+, applied voltage is 0.5VP-P, DC bias = 0V, f = 240MHz; CD-, CD+ not connected to TD-, TD+
2 pF
On-Capacitance CON
TD-, TD+, applied voltage is 0.5VP-P, DC bias = 0V, f = 240MHz; CD-, CD+ connected to TD-, TD+; RL = 50I
4.5 pF
-3dB Bandwidth BW VCD_ = 0.5VP-P 1000 MHz
Off-Isolation VISO RL = 50I, f = 20kHz, VCD_ = 0.5VP-P -60 dB
I2C TIMING SPECIFICATIONS
I2C Max Clock fI2CCLK 400 kHz
Bus Free Time Between STOP and START Conditions
tBUF 1.3 Fs
START Condition Setup Time 0.6 Fs
Repeat START Condition Setup Time
tSU:STA 90% to 90% 0.6 Fs
START Condition Hold Time tHD:STA 10% of SDA to 90% of SCL 0.6 Fs
STOP Condition Setup Time tSU:STO 90% of SCL to 10% of SDA 0.6 Fs
Clock Low Period tLOW 10% to 10% 1.3 Fs
Clock High Period tHIGH 90% to 90% 0.6 Fs
Data Valid to SCL Rise Time tSU:DAT Write setup time 100 ns
Data Hold Time to SCL Fall tHD:DAT Write hold time 0 ns
ESD PROTECTION
CD+, CD-Human Body Model ±15
kVIEC 61000-4-2 Contact Discharge ±8
Maxim Integrated 5
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
標準動作特性(VBAT = +4.2V, VB = +5.0V, CBAT = 1FF, CVB = 1FF, unless otherwise noted.)
ANALOG-SWITCH EYE DIAGRAM
TIME (x 10-9s)
DIFF
EREN
TIAL
SIG
NAL
(V)
2.01.81.4 1.60.4 0.6 0.8 1.0 1.20.2
-0.5
-0.4
-0.3
-0.2
-0.1
0
0.1
0.2
0.3
0.4
0.5
0
MAX14578E toc09LOUT LOAD REGULATION (MAX14578AE)
MAX
1457
8E to
c08
LOUT CURRENT (mA)
LOUT
VOL
TAGE
(V)
8642
3.5
4.0
4.5
5.0
5.5
6.0
3.00 10
VB = 6V TA = +85°C
TA = +25°C TA = -40°C
LOUT VOLTAGE REGULATION (MAX14578AE)
MAX
1457
8E to
c07
VB SUPPLY VOLTAGE (V)
LOUT
VOL
TAGE
(V)
6.56.05.55.04.5
3.5
4.0
4.5
5.0
5.5
6.0
3.04.0 7.0
ILOUT = 1mA TA = +85°C
TA = +25°CTA = -40°C
VB SUPPLY CURRENTvs. SUPPLY VOLTAGE (MAX14578AE)
MAX
1457
8E to
c06
VB SUPPLY VOLTAGE (V)
V B S
UPPL
Y CU
RREN
T (µ
A)
5.35.14.94.7
50
100
150
200
04.5 5.5
VBAT = +3.6V, EN = HIGH
TA = +85°C
TA = +25°CTA = -40°C
VB SUPPLY CURRENTvs. SUPPLY VOLTAGE (MAX14578E)
MAX
1457
8E to
c05
VB SUPPLY VOLTAGE (V)
V B S
UPPL
Y CU
RREN
T (µ
A)
5.35.14.94.7
50
100
150
200
04.5 5.5
VBAT = +3.6V, CP_ENA = 0, USBSWC = 0
TA = +85°C
TA = +25°CTA = -40°C
BAT SUPPLY CURRENTvs. SUPPLY VOLTAGE
MAX
1457
8E to
c04
BAT SUPPLY VOLTAGE (V)
BAT
SUPP
LY C
URRE
NT (µ
A)
3.83.3
5
10
15
20
25
02.8 4.3
VB = 0V, CP_ENA = 0, USBSWC = 1
TA = +85°C
TA = +25°CTA = -40°C
BAT SUPPLY CURRENTvs. SUPPLY VOLTAGE
MAX
1457
8E to
c03
BAT SUPPLY VOLTAGE (V)
BAT
SUPP
LY C
URRE
NT (µ
A)
3.83.3
10
20
30
40
50
02.8 4.3
VB = 0V, CP_ENA = 1, USBSWC = 0
TA = +85°C
TA = +25°C TA = -40°C
BAT SUPPLY CURRENT INCREASEvs. SUPPLY VOLTAGE
MAX
1457
8E to
c02
BAT SUPPLY VOLTAGE (V)
BAT
SUPP
LY C
URRE
NT (µ
A)
3.83.3
2
4
6
8
10
02.8 4.3
TA = +85°C
TA = +25°C
VB = 0V, CP_ENA = 0, USBSWC = 0VSDA = VSCL = 1.8V
TA = -40°C
BAT SUPPLY CURRENTvs. SUPPLY VOLTAGE
MAX
1457
8E to
c01
BAT SUPPLY VOLTAGE (V)
BAT
SUPP
LY C
URRE
NT (µ
A)
3.83.3
0.5
1.0
1.5
2.0
02.8 4.3
VB = 0V, CP_ENA = 0, USBSWC = 0VSDA = VSCL = 0V
TA = +85°C
TA = +25°CTA = -40°C
6 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
標準動作特性(続き)(VBAT = +4.2V, VB = +5.0V, CBAT = 1FF, CVB = 1FF, unless otherwise noted.)
CE_ vs. VBUS CONNECTION (MAX14578AE)USB CHARGING DOWNSTREAM PORT
(VTD+ = 3V)MAX14578E toc16
100ms/div
VB5V/div
VCD+2V/div
VCE25V/div
VCE15V/div
CE_ vs. VBUS CONNECTION (MAX14578E)APPLE 1A CHARGER, USB COMPLIANT
(USB_CPL = 1, USBSWC = 0, VTD+ = 3V)MAX14578E toc15
20ms/div
VB5V/div
VCD+2V/div
VCE25V/div
VCE15V/div
CE_ vs. VBUS CONNECTION (MAX14578E)USB CHARGING DOWNSTREAM PORT, USB COMPLIANT
(USB_CPL = 1, USBSWC = 0, VTD+ = 3V)MAX14578E toc14
40ms/div
VB5V/div
VCD+0.5V/div
VCE25V/div
VCE15V/div
LOGIC-INPUT THRESHOLDvs. SUPPLY VOLTAGE
MAX
1457
8E to
c13
BAT SUPPLY VOLTAGE (V)
LOGI
C-IN
PUT
THRE
SHOL
D (V
)
5.24.94.64.34.03.73.43.1
0.5
1.0
1.5
2.0
02.8 5.5
VIH
VIL
CD+/CD- LEAKAGE CURRENTvs. TEMPERATURE
MAX
1457
8E to
c12
TEMPERATURE (°C)
CD+/
CD- L
EAKA
GE C
URRE
NT (n
A)
603510-15
10
20
30
40
50
0-40 85
OFF-LEAKAGE
ON-LEAKAGE
CD+/CD- FREQUENCY RESPONSE
MAX
1457
8E to
c11
FREQUENCY (MHz)
CD+/
CD- F
REQU
ENCY
RES
PONS
E (d
B)
1001
-60
-40
-20
0
-800.01 10,000
ON-LOSS
OFF-ISOLATION
CD+/CD- ON-RESISTANCEvs. VCD_ VOLTAGE
MAX
1457
8E to
c10
VCD_ VOLTAGE (V)
CD+/
CD- O
N-RE
SIST
ANCE
(Ω)
2.52.01.51.00.5
1
2
3
4
5
00 3.0
TA = +85°C
TA = +25°C
TA = -40°C
ICD_ = 10mA
Maxim Integrated 7
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
ピン配置
端子説明
TOP VIEW(BUMP SIDE DOWN)
A
B
C
() MAX14578AE ONLY.WLP
2 41 3
+
CD+ CD- VBINT
(LOUT)
GND SCL(EN)
SDA(CE0) CE1
TD+ TD- BAT CE2
MAX14578E/MAX14578AE
端子名称 機能
MAX14578E MAX14578AE
A1 A1 CD+ USBコネクタD+接続
A2 A2 CD- USBコネクタD-接続
A3 A3 VBUSBコネクタVBUS接続。±15kV ESD保護のために、できる限り近い位置でVBとGNDの間に1µFのコンデンサを接続してください。
A4 — INT アクティブローの割込み要求、オープンドレイン出力
— A4 LOUT+5.3VのUSBトランシーバVBUSパワー出力。できる限り近い位置でLOUTとGNDの間に1µFのコンデンサを接続してください。
B1 B1 GND グランド
B2 — SCL I2Cシリアルクロック入力。SCLを外付けのプルアップ抵抗に接続してください。
B3 — SDA I2Cシリアルデータ入出力。SDAを外付けのプルアップ抵抗に接続してください。
— B2 ENアクティブローのイネーブル入力。チャージャID検出をイネーブルして、チャージャ検出の完了後にUSBスイッチをクローズするには、ENをローに駆動してください。
— B3 CE0 チャージャイネーブル制御0、オープンドレイン出力
B4 B4 CE1 チャージャイネーブル制御1、オープンドレイン出力
C1 C1 TD+ USBトランシーバD+接続
C2 C2 TD- USBトランシーバD-接続
C3 C3 BATバッテリ接続入力。できる限り近い位置でBATとGNDの間に1µFのコンデンサを接続してください。
C4 C4 CE2 チャージャイネーブル制御2、オープンドレイン出力
8 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
MAX14578Eのファンクションダイアグラム/標準アプリケーション回路
MAX14578E
USB CHARGER DETECTION
CONTROLLOGIC
USBTRANSCEIVER
CD+TD+
CD-TD-
ID
D+
D-
VCC VB
1µF
PMIC/CHARGER
MICRO-BUSB
CONNECTOR
D-
ID
GND
D+
VBUS
AUDIO CODEC/AMPLIFIER
PROCESSOR
BAT
CE1
BATTERY
CE2
VIO
GND
1µF
INTINT
SCLSCL
SDASDA
VIO
VIO
Maxim Integrated 9
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
MAX14578AEのファンクションダイアグラム/標準アプリケーション回路
MAX14578AE
MAX14544
MAX8903/MAX8934MAX8677
USB CHARGER DETECTION
LDO
CONTROLLOGIC
USBTRANSCEIVER
CD+TD+
CD-TD-
ID
LOUT
D+
D-
VCC VB
1µF 1µF
SWITCH MODE CHARGER
MICRO-BUSB
CONNECTOR
D-
ID
GND
D+
VBUS
AUDIO CODEC/AMPLIFIER
PROCESSORBAT
CE2
BATTERY
BATTERY
CE1 CE0
IUSB DCM USUS
CHG
VCC
GND
1µF
ENEN
VIO
10 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
表1.レジスタマップ
表2.詳細レジスタマップ
ADDRESS NAME BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0
0x00 DEVICE ID VENDOR_ID CHIP_REV
0x01CONTROL
1INTPOL INTEN USBSWC CP_ENA LOW_POW DCHK CHG_TYP_M USB_CHGDET
0x02 INTERRUPT CHG_TYP VBCOMP DBCHG DCD_T CHGRUN RFU
0x03CONTROL
2DCD_EN DB_EXIT DB_IDLE SUS_LOW CE_FRC CE
0x04CONTROL
3RFU RFU RFU CDP_DET USB_CPL SFOUT_EN SFOUTASRT DCD_EXIT
FIELD NAME READ/WRITE BIT DEFAULT DESCRIPTION
DEVICE ID (I2C ADDRESS = 0x00)
VENDOR_ID Read Only [7:4] 0010 Vendor Identification
CHIP_REV Read Only [3:0] 0001 Chip Revision
CONTROL 1 (I2C ADDRESS = 0x01)
INTPOL Read/Write 7 0Interrupt Polarity0 = Active low1 = Active high
INTEN Read/Write 6 0
Interrupt Enable. If interrupt is disabled, pending interrupts are not cleared and the INT pin deasserts. INTEN is a global setting to mask all interrupts.0 = Interrupt disabled1 = Interrupt enabled
USBSWC Read/Write 5 0Opens/Closes USB Switch0 = Switch open1 = Switch closed
CP_ENA Read/Write 4 0Charge-Pump Enable0 = Charge pump disabled1 = Charge pump enabled
LOW_POW Read/Write 3 1
Low-Power Mode0 = Low-power mode disabled; oscillator/bandgap always on1 = Low-power mode enabled; oscillator/bandgap turned off under the following conditions: no VBUS, USBSWC = 0, and CP_ENA = 0
DCHK Read/Write 2 0Charger-Type Source-Detection Time0 = DCHK, tDP_SRC_ON = 40ms1 = DCHK, tDP_SRC_ON = 625ms
CHG_TYP_M Read/Write 1 0
Charger-Type Manual-Detection Enable. Set CHG_TYP_M to 1 to force the internal logic to open the USB switches and perform a charger-type detection. After the detection state matching completes, this bit resets to 0.0 = Charger detection disabled1 = Force a manual charge detection
Maxim Integrated 11
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
表2.詳細レジスタマップ(続き)FIELD NAME READ/WRITE BIT DEFAULT DESCRIPTION
USB_CHGDET Read/Write 0 1
Charger-Detection-Enable Start. Charger detection starts with any change in VB.0 = Charger detection disabled1 = Charger detection enabled
INTERRUPT (I2C ADDRESS = 0x02)
CHG_TYP Read Only [7:5] 000
Output of USB Charger Detection000 = Nothing attached001 = USB cable attached010 = Charging dowstream port: current depends on USB operating speed011 = Dedicated charger: current up to 1.8A100 = Special charger: 500mA max101 = Special charger: current up to 1A110 = RFU111 = Dead-battery charging: 100mA max
VBCOMP Read Only 4 0
Output of VB Comparator. Changes in VBCOMP triggers interrupt.0 = VB < VVBDET1 = VB R VVBDET
DBCHG Read Only 3 0
Dead-Battery Charger Mode. If DBCHG = 1, the 45-minute timer is running.0 = Not in dead-battery charge mode1 = In dead-battery charge mode
DCD_T Read Only 2 0
Data-Contact Detection (DCD) Time Wait. DCD_T gener-ates an interrupt after a 0-to-1 transition.0 = Data contact detection not running1 = Data contact detection running for > 2s
CHGRUN Read Only 1 0
Charger-Detection State Machine Running. For information only—no interrupt generated.0 = Charger detection not running1 = Charger detection running (DCD, dead battery, D+/D- short)
RFU Read Only 0 0 Reserved
CONTROL 2 (I2C ADDRESS = 0x03)
DCD_EN Read/Write 7 1
DCD Enable. If DCD_EN = 1, D+/D- is tested for a short after DCD passes. If DCD_EN = 0, DCD is skipped and D+/D- short detection begins when VBUS is connected or CHG_TYP_M = 1. If DCD is stuck (DCD_T) = 1, setting DCD_EN = 0 bypasses DCD and D+/D- short detection begins.0 = Disabled1 = Enabled
12 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
表2.詳細レジスタマップ(続き)
注: CP_ENA、DCHK、USB_CHGDET、DCD_EN、SUS_LOW、CE_FRC、CE、USB_CPL、SFOUT_EN、SFOUTASRT、およびDCD_EXITは、上記と異なるデフォルト値の構成が可能です。詳細については、お問い合わせください。
FIELD NAME READ/WRITE BIT DEFAULT DESCRIPTION
DB_EXIT Read/Write 6 0
Exit Dead-Battery Charge Mode. If DBCHG = 1, setting DB_EXIT to 1 stops the 45-minute timer, sets DBCHG to 0, and leaves CHG_EN = 1. DB_EXIT is automatically reset to 0 if VBAT reaches the dead-battery threshold.0 = Do not exit dead-battery mode1 = Exit dead-battery mode
DB_IDLE Read/Write 5 0
Dead-Battery Idle Mode. DB_IDLE = 1 in dead-battery mode to forces the USB switch to close. DB_IDLE is auto-matically reset when the USB switch is closed.0 = Dead-battery mode off or test completed1 = Dead-battery mode on or test still needed
SUS_LOW Read/Write 4 0Suspend Mode Selection0 = When the charger is disabled, CE1 = CE2 = 11 = When the charger is disabled, CE1 = CE2 = 0
CE_FRC Read/Write 3 0
CE Outputs Force Enable0 = CE outputs follow the charger-detection finite state machine (FSM)1 = CE outputs follow the CE[2:0] register regardless of the result from the charger-detection FSM
CE Read/Write [2:0] 000CE Outputs (CE2, CE1, CE0). If CE_FRC = 0, registers are set by the result of charger FSM. If CE_FRC = 1, registers are set by I2C command only.
CONTROL 3 (I2C ADDRESS = 0x04)
RFU Read/Write [7:5] 000 Reserved
CDP_DET Read/Write 4 00 = Normal detection1 = Resistive detection
USB_CPL Read/Write 3 1USB Compliance0 = Device is not USB compliant1 = Device is USB compliant
SFOUT_EN Read/Write 2 0LOUT Enable0 = LOUT off1 = LOUT on as per SFOUTASRT
SFOUTASRT Read/Write 1 1
LOUT Assert Timing0 = LOUT asserts when the charger-detection FSM completes1 = LOUT asserts after valid VBUS voltage detection
DCD_EXIT Read/Write 0 1Exit Charger-Type-Detection Routine After DCD_T is Set to 10 = Disabled1 = Enabled
Maxim Integrated 13
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
詳細MAX14578E/MAX14578AEは、USB Battery Charging Revision 1.1に準拠したUSBチャージャ検出器です。USBチャージャ検出回路は、USBスタンダードダウンストリームポート(SDP)、USBチャージングダウンストリームポート(CDP)、またはデディケーテッドチャージャポート(DCP)を検出し、外部リチウムイオン(Li+)バッテリチャージャを制御します。
MAX14578EはI2C通信機能を備えており、MAX14578AEはEN端子およびLDO出力端子を備えています。
内蔵USBスイッチは、Hi-Speed USB、Full-Speed USB、およびLow-Speed USB信号に準拠しています。どちらのデバイスも、低オン抵抗、低オン抵抗平坦性、および超低容量を備えています。
入力ソースおよびルーティング標準的なマイクロ/ミニUSBコネクタは、USBパワー、2つのUSB信号ライン(D-、D+)、IDライン、およびグランドの、5つの信号ラインを備えています。マイクロ/ミニUSBコネクタのUSBパワーは、MAX14578E/MAX14578AEのVBに接続されます。2つのUSB信号ライン(D-およびD+)は、CD-およびCD+に接続されます。
USB (CD-、CD+)MAX14578E/MAX14578AEは、Hi-Speed (480Mbps)、Full-Speed (12Mbps)、およびLow-Speed USB (1.5Mbps)の信号レベルをサポートしています。USBチャネルは双方向で、3.3Ω (typ)の低オン抵抗と4.5pF (typ)の低オン容量を備えています。低オン抵抗は、アナログ入力信号がグランドからVSWPOSまで変化する間も安定しており、信号の歪みが低く抑えられます。
LOUTLDO出力(MAX14578AEのみ)LOUT LDOは、USBトランシーバへの給電に使用される5.3V (typ)の出力を供給します。大部分のUSBトランシーバは、Li+バッテリからの取得が困難な3.3V以上の電圧によって給電されます。1つの解決策として、USB VBUS電源からトランシーバに給電する方法があります。しかし、VBUSは障害状態では最大+28Vまで上昇する可能性があります。LOUT端子は、USBトランシーバをこれらの高電圧から保護する電圧制限された電源を提供します。VBUSが9.0V (typ)を上回った場合、MAX14578AEは過電圧フォルトを検出して、LOUTが0Vになります。さらに、短絡が発生した場合にデバイスを保護するために、LOUTは100mA (typ)の電流制限を備えています。
割込みMAX14578Eは、VBCOMPに何らかの変化があった場合、およびDBCHGまたはDCD_Tが0から1に遷移した場合に、割込みを生成します。CONTROL 1レジスタ(0x01)内のINTENビットによって、割込み出力がイネーブルされます。INTENに0がセットされている場合、すべての割込みがマスクされますが、クリアはされません。割込みをクリアするためには、INTERRUPTレジスタ(0x02)の読取りを行う必要があります。
検出デバウンスアクセサリ挿入時に複数の割込みが発生するのを防止するため、およびノイズ/外乱に対する保護を強化するために、割込み送信前に挿入または抜去の状態がデバウンス時間にわたって維持されることを要求する30ms (typ)のデバウンスタイマーを備えています。
低電力モードMAX14578Eは、CONTROL 1レジスタ(0x01)内に低電力動作専用のLOW_POWおよびCP_ENAの2つのI2Cビットを備えています。
LOW_POWは低電力モードを設定します。低電力モードでは、VBUSなし、USBSWC = 0、およびCP_ENA = 0の各条件下で内蔵発振器がオフになります。イネーブルした場合、すべてのスイッチがハイインピーダンスになります(負レイル電圧を印加することができない点に注意してください)。
CP_ENAは、アナログスイッチの正常な動作に必要なチャージポンプを制御します。ディセーブルに設定した場合、負レイル電圧を印加することはできません。工場出荷時のデフォルトでは、自動的にCP_ENA = 0に設定されます。
USBチャージャ検出MAX14578Eは、有効なUSBチャージャが接続されたことを検出するためのロジックを内蔵しています。有効なVBUS電圧がVBに印加されるか、またはCONTROL 1レジスタのCHG_TYP_Mに1がセットされた場合、MAX14578E/MAX14578AEはチャージャタイプ検出シーケンスを開始します(図1を参照)。チャージャタイプ検出シーケンス中は、CD-およびCD+スイッチがオープンになり、シーケンスが完了した時点で、これらのスイッチは以前の状態に戻ります。図2に、チャージャタイプ検出シーケンスの例のタイミング図を示します。
14 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
図1. チャージャタイプ検出シーケンス
図2. チャージャ検出タイミング
tMDEB
VB
DCD START
ENABLECOMPARATORS
LOUT ENABLE (MAX14578AE)(SFOUTASRT = 0)
CHGRUN
VVBDET DCD PASS D+/D- SHORT DEDICATED CHARGERCHG_TYP = 011
ENABLE CHARGING DOWNSTREAMPORT DETECTION
ENABLE STANDARD DOWNSTREAMPORT DETECTION
tMDEB tMDEB tMDEBtDP_SRC_ON
CHARGER CONFIGURATION(USB SWITCH CLOSED)
CONFIGURE CE_
SPECIAL CHARGERSONY CHARGER TESTAPPLE CHARGER TEST
DCP/CDP TEST
DCDBEGIN DCD TEST
D+/D- SHORT TEST
DORMANTCE_ = HI-Z
VB < VVBDET
VB < VVBDET() MAX14578AE ONLY.
VB < VVBDETMAX14578E: USB_CHGDET = 1MAX14578AE: VEN = 0V
NOT DCD COMPLIANTDCD COMPLIANT
Maxim Integrated 15
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
図3に、標準USBホスト/チャージングダウンストリームポート、Appleチャージャ、Sonyチャージャ、および専用チャージャにおけるD+/D-の終端を示します。
チャージャイネーブル制御出力MAX14578E/MAX14578AEは、外部のチャージャを自律的に制御するためのデジタルオープンドレイン出力、CE0 (MAX14578AEのみ)、CE1、およびCE2を備えています。表3を参照してください。
図3. 標準USBホスト/チャージングダウンストリームポート、Appleチャージャ、Sonyチャージャ、および専用チャージャ
表3.チャージャイネーブル制御出力
注: CE_FRC = 1の場合、CE[2:0]はI2Cコマンドによって設定されます。X = 任意。
VLOAD PU3.6V
STANDARD USBHOST CHARGING
DOWNSTREAM PORT
HLPU300kΩ
HPD14.25kΩ TO 24.8kΩ
D+
VLOAD PU3.6V
HLPU300kΩ
HPD14.25kΩ TO 24.8kΩ
D-
VBUS5.0V
APPLE CHARGER
ADPPU75.0kΩ
ADPPD49.9kΩ
D+
VBUS5.0V
ADMPU43.2kΩ (FOR 1A)75.0kΩ (FOR 0.5A)
ADMPD49.9kΩ
D-
VBUS5.0V
SONY CHARGER
SDPPU5.1kΩ
SDPPD10kΩ
D+
VBUS5.0V
SDPPU5.1kΩ
SDPPD10kΩ
D-
VBUS5.0V
DEDICATED CHARGER
2MΩ(MIN)
D+
2MΩ(MIN)
D-
SUS_LOW EN CHG_TYP USB_CPL CE2 CE1 CE0
0 1 X X 1 1 1
1 1 X X 0 0 1
0 0 000 X 1 1 1
1 0 000 X 0 0 1
0 0 110 X 1 1 1
1 0 110 X 0 0 1
X 0 001 0 1 0 0
0 0 001 1 1 1 1
1 0 001 1 0 0 1
X 0 010 X 0 1 0
X 0 011 X 0 1 0
X 0 100 X 1 0 0
X 0 101 X 0 1 0
X 0 111 X 0 0 0
16 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
I2Cシリアルインタフェース(MAX14578E)シリアルアドレス指定MAX14578Eは、I2C対応の2線式インタフェースを介してデータの送受信を行うスレーブデバイスとして動作します。このインタフェースは、シリアルデータライン(SDA)とシリアルクロックライン(SCL)を使用して、マスター(複数可)とスレーブ(複数可)の間で双方向の通信を実現します。マスター(通常はマイクロコントローラ)はMAX14578Eとの間のすべてのデータ転送を開始して、データ転送を同期化させるSCLクロックを生成します。SDAラインは、入力とオープンドレイン出力の両方として動作します。SDAにはプルアップ抵抗が必要です。SCLラインは入力としてのみ動作します。2線式インタフェース上に複数のマスターが存在する場合、またはシングルマスターシステムのマスターがオープンドレインのSCL出力を備えている場合には、SCL
にもプルアップ抵抗が必要です。個々の伝送は、マスターによって 送 信 され るSTART条 件(図4)、 そ れ に 続くMAX14578Eの7ビットのスレーブアドレスとR/Wビット、レジスタアドレスバイト、1つまたはそれ以上のデータバイト、および最後のSTOP条件で構成されます。
STARTおよびSTOP条件インタフェースがビジーでない場合、SCLとSDAの両方がハイのままになります。マスターは、SCLがハイの間にSDAをハイからローに遷移させることによるSTART (S)条件によって送信の開始を通知します(図5を参照)。スレーブとの通信を完了した時点で、マスターはSCLがハイの間にSDAをローからハイに遷移させることによってSTOP (P)条件を発行します。その後バスが開放され、次の送信が可能になります。
図4. I2Cインタフェースのタイミング詳細
図5. STARTおよびSTOP条件
SDA
SCL
tHD:STA
tLOW
tHIGH
tR
tSU:DAT tSU:STA
tSU:STO
tBUF
tHD:STA
tHD:DAT
STARTCONDITION
STOPCONDITION
STARTCONDITION
REPEATEDSTART CONDITION
tR
SDA
SCL
START CONDITION
STOPCONDITION
S P
Maxim Integrated 17
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
図6. ビット転送
図7. アクノリッジ
図8. スレーブアドレス
ビット転送個々のクロックパルス中に、1つのデータビットが転送されます(図6)。SCLがハイの間は、SDA上のデータが安定している必要があります。
アクノリッジアクノリッジビットはクロックの9番目のビットであり、データの各バイトの受信をハンドシェイクするために受信側が使用します(図7)。そのため、転送される個々のバイトについて実際には9ビットが必要になります。マスターが9番目のクロックパルスを生成して、受信側はアクノリッジのクロックパルスの間SDAをプルダウンします。SDAラインは、クロックパルスのハイの期間はローの安定状態です。マスターからMAX14578Eへの送信時は、MAX14578Eが受信側であるため、MAX14578Eがアクノリッジビットを生成します。MAX14578Eからマスターへの送信時は、
マスターが受信側であるため、マスターがアクノリッジビットを生成します。
スレーブアドレスMAX14578Eは、7ビット長のスレーブアドレスを備えています。7ビットのスレーブアドレスに続くビットはR/Wビットであり、Writeコマンドの場合はロー、Readコマンドの場合はハイです。スレーブアドレスは、Readコマンドの場合は01011001になり、Writeコマンドの場合は01011000になります。図8を参照してください。
バスリセットMAX14578Eは、読取りのためのI2CのSTART条件でバスをリセットします。R/Wビットに1がセットされている場合は、MAX14578Eがデータをマスターに送信するため、マスターがデバイスから読取りを行うことになります。
SDA
SCL
DATA LINE STABLE;DATA VALID
CHANGE OF DATAALLOWED
SCL
SDABY
TRANSMITTER
CLOCK PULSE FORACKNOWLEDGE
START CONDITION
SDABY
RECEIVER
1 2 8 9
S
SDA 1 ACK
SCL
MSB LSB
0 1 R/W0 1 0 0
18 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
書込みの形式MAX14578Eへの書込みは、R/Wビットに0をセットしたスレーブアドレスの送信と、それに続く少なくとも1バイトの情報によって構成されます。情報の最初のバイトは、レジスタアドレスまたはコマンドバイトです。レジスタアドレスによって、次のバイトを受信した場合にMAX14578Eのどのレジスタに書込みを行うかが決まります。レジスタアドレスの受信後にSTOP (P)条件が検出された場合、MAX14578Eはレジスタアドレスを格納するだけでそれ以上の動作は行いません(図9)。レジスタアドレスの後で受信されるバイトは、すべてデータバイトです。最初のデータバイトは、レジスタアドレスによって選択されたレジスタに格納され、後続のデータバイトは後続のレジスタに格納されます(図10)。STOP条件の前に複数のデータバイトが転送された場合、レジスタアドレスが自動インクリメントされるため、それらのバイトは後続のレジスタに格納されます。
読取りの形式MAX14578Eからの読取りは、格納されたレジスタアドレスが書込みのためのアドレスポインタとして使用されるのと同様に、内部的に保存されたレジスタアドレスをアドレスポインタとして使用して行われます。各データバイトの読取り後に、書込みの場合と同一のルールを使用してポインタの自動インクリメントが行われます。そのため、読取りは最初に書込みを実行してレジスタアドレスを設定することによって開始されます(図11)。これでマスターはMAX14578Eから連続するバイトを読み取ることが可能で、最初のデータバイトは直前に行った書込みのレジスタアドレスによって指定されるレジスタアドレスから読み取られます。マスターがNACKを送信した時点で、MAX14578Eは有効なデータの送信を終了します。
図9. I2Cの書込みの形式
図10. 複数レジスタに対する書込みの形式
0 1 0 1 0 01
ADDRESS = 0x58
REGISTER 0x01 WRITE DATA
S
d7 d6 d5 d4 d2 d1d3
0 = WRITE
0 0 0 0 0 0 10
REGISTER ADDRESS = 0x01
0 A A
Pd0 A
S = START BIT
P = STOP BIT
A = ACK
N = NACK
d_ = DATA BIT
0 1 0 1 0 01
ADDRESS = 0x58
REGISTER 0x01 WRITE DATA
S
0 = WRITE
0 0 0 0 0 0 10
REGISTER ADDRESS = 0x01
0 A A
d7 d6 d5 d4 d2 d1 d0d3 A
REGISTER 0x02 WRITE DATA
d7 d6 d5 d4 d2 d1d3 d0 A/N P
Maxim Integrated 19
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
図11. 読取りの形式(Repeated START)
アプリケーション情報チャージャの制御MAX14578Eのチャージャイネーブル制御出力は、自律的な外部チャージャ制御に最適です。表4に、各種のMaxim製チャージャ用の接続の例を示します。
Hi-SpeedUSBHi-Speed USBには、長さの等しいインピーダンス整合された45Ωシングルエンド/90Ω差動制御のトレースを使用した注意深いPCBレイアウトが必要です。
電源のバイパス処理VBおよびBATを、できる限りデバイスの近くに配置した1µFのセラミックコンデンサでGNDに接続してください。
I2Cのプルアップ抵抗の選択I2Cでは、データおよびクロックラインにロジックハイのレベルを供給するためのプルアップ抵抗が必要です。電力消費と速度の間にトレードオフの関係が存在するため、プルアップ抵抗値の選択に当たっては妥協が必要になります。
デバイスが動作していない場合でも、バスに接続されているすべてのデバイスによってある程度の容量が付加されます。I2Cでは、最高400kHzのクロック周波数で定義されているファーストモードの場合、ローからハイ(30%から70%へ)への立上り時間を300nsと規定しています(詳細については、「I2Cシリアルインタフェース(MAX14578E)」の項を参照してください)。
この立上り時間の要件を満たすために、tR = 0.85 x RPULLUP x CBUS < 300nsとなるプルアップ抵抗を選択してください。遷移時間が遅すぎる場合、セットアップおよびホールド時間を満たすことができず、波形が認識されない可能性があります。
拡張ESD保護取扱い中や組立て中に発生する静電気放電に対する保護のために、すべての端子に最大±2kV (ヒューマンボディモデル)のESD保護構造が組み込まれています。CD-およびCD+端子に対するESD保護がさらに強化されており、最大±15kV (ヒューマンボディモデル)および±8kV IEC 61000-4-2接触放電まで損傷が発生しません。
表4.各種チャージャ制御用のCE_の出力
()はMAX14578AEのみ。
0 1 0 1 0 0 01
ADDRESS = 0x58
0 0 0 0 0 0 10
REGISTER 0x00 READ DATA
S P
0 1 0 1 0 0 11
ADDRESS = 0x59
S d7 d6 d5 d4 d2 d1 d0d3 P
REGISTER ADDRESS = 0x010 = WRITE
1 = READ
A
A
A/N
A/N
CE_ OUTPUTS
OFF 100mA 500mA ISETMAX8606,MAX8856
MAX8814,MAX8845
SUS_LOW = 0
(CE0) 1 0 0 0 — ENCE1 1 0 0 1 EN1 —
CE2 1 0 1 0 EN2 —
CE_ OUTPUTS
OFF 100mA 500mA ISETMAX8934,MAX8677
MAX8903
SUS_LOW = 1
(CE0) 1 0 0 0 USUS USUS
CE1 0 0 0 1 PEN1 DCM
CE2 0 0 1 0 PEN2 IUSB
20 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
VB入力は、端子の近くに配置した1µFのセラミックコンデンサで接続した場合、最大±15kV (HBM)に耐えることができます。これらのESD構造は、通常動作時およびデバイスがパワーダウンされている場合の両方で高いESDに耐えることができます。ESDの発生後、MAX14578E/MAX14578AEはラッチアップなしで動作を継続します。
ESD試験条件ESD性能は、各種の条件に依存します。試験のセットアップ、試験方法、および試験結果が記載された信頼性レポートについては、Maximまでお問い合わせください。
ヒューマンボディモデルヒューマンボディモデルを図12に、ローインピーダンス状態に対して放電した場合に生成される電流波形を図13に示します。このモデルは、目的のESD電圧まで充電された100pFのコンデンサで構成され、それが1.5kΩの抵抗を介してデバイスに放電されます。
IEC61000-4-2IEC 61000-4-2規格は、完成した機器のESD試験およびESD性能を対象としています。しかし、ICについては特に対象としていません。MAX14578Eは、ESD保護部品を追加しなくてもIEC 61000-4-2に適合する機器の設計に役立ちます。
ヒューマンボディモデルとIEC 61000-4-2を使用して行われた試験の間の主な違いは、IEC 61000-4-2モデルの方が、直列抵抗が小さいため、IEC 61000-4-2のピーク電流が大きくなるという点です。このため、IEC 61000-4-2に従って測定されたESD耐電圧は、ヒューマンボディモデルを使用して測定された値よりも一般的に低くなります。図14にIEC 61000-4-2のモデルを、図15にIEC 61000-4-2 ESD接触放電試験の電流波形を示します。
図12. ヒューマンボディESD試験モデル 図14. IEC 61000-4-2 ESD試験モデル
図13. ヒューマンボディの電流波形 図15. IEC 61000-4-2 ESD発生器の電流波形
CHARGE-CURRENT-LIMIT RESISTOR
DISCHARGERESISTANCE
STORAGECAPACITOR
CS100pF
RC1MΩ
RD1.5kΩ
HIGH- VOLTAGE
DCSOURCE
DEVICEUNDERTEST
100%
36.8%
tRL
TIME
tDL
PEAK-TO-PEAK RINGING(NOT DRAWN TO SCALE)
Ir
00
IPEAK (AMPS)
90%
10%
CHARGE-CURRENT-LIMIT RESISTOR
DISCHARGERESISTANCE
STORAGECAPACITOR
CS150pF
RC50MΩ TO 100MΩ
RD330Ω
HIGH- VOLTAGE
DCSOURCE
DEVICEUNDERTEST
tR = 0.7ns TO 1ns30ns
60ns
t
100%90%
10%
IPEAK (AMPS)
Maxim Integrated 21
MA
X1
45
78
E/M
AX
14
57
8A
EUSBバッテリチャージャ検出器
チップ情報PROCESS: BiCMOS
パッケージ最新のパッケージ図面情報およびランドパターン(フットプリント)はjapan.maxim-ic.com/packagesを参照してください。なお、パッケージコードに含まれる「+」、「#」、または「-」はRoHS対応状況を表したものでしかありません。パッケージ図面はパッケージそのものに関するものでRoHS対応状況とは関係がなく、図面によってパッケージコードが異なることがある点を注意してください。
パッケージ タイプ
パッケージコード
外形図No.
ランドパターン No.
12 WLP W121A1+1 21-0449アプリケーション
ノート1891 を参照
22 Maxim Integrated
MA
X1
45
78
E/M
AX
14
57
8A
E USBバッテリチャージャ検出器
改訂履歴
版数 改訂日 説明 改訂ページ
0 3/11 初版 —
マキシム・ジャパン株式会社 141-0032 東京都品川区大崎1-6-4 大崎ニューシティ 4号館 20F TEL: 03-6893-6600
Maximは完全にMaxim製品に組込まれた回路以外の回路の使用について一切責任を負いかねます。回路特許ライセンスは明言されていません。Maximは随時予告なく回路及び仕様を変更する権利を留保します。「Electrical Characteristics (電気的特性)」の表に示すパラメータ値(min、maxの各制限値)は、このデータシートの他の場所で引用している値より優先されます。
Maxim Integrated Products, Inc. 160 Rio Robles, San Jose, CA 95134 USA 1-408-601-1000 23
© 2011 Maxim Integrated Products MaximはMaxim Integrated Products, Inc.の登録商標です。